OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6779|回复: 0

例说FPGA连载95:基于HDMI的AV采集显示之功能概述

[复制链接]

431

主题

438

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1866
金钱
1866
注册时间
2014-7-19
在线时间
50 小时
发表于 2017-4-24 19:33:42 | 显示全部楼层 |阅读模式
例说FPGA连载95:基于HDMIAV采集显示之功能概述
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1c0nf6Qc
1.jpg
         本实例系统功能框图如图19.1所示。以NIOS II处理器为主构建一个基本的嵌入式系统。IIC控制器外设为自定义组件,通过Avalon-MM总线连接到NIOS II处理器,NIOS II处理通过对IIC控制器的访问实现HDMI控制器芯片ADV7513的初始化配置;HDMI_MODE_PIO组件连接到HDMI显示驱动模块,NIOS II处理器可以通过该模块实现在线的HDMI驱动时钟和分辨率的动态切换。逻辑部分实现AV视频信号的解码、时域变换、去隔行处理、视频流缓存以及HDMI显示驱动。本实例只有一路AV视频输入,但是在HDMI显示器上,我们将这一路分辨率为640*480的AV视频图像进行复制,在分辨率为1280*960的HDMI显示器上显示出4个完全一样的AV视频图像,即所谓的“一拖四”。
2.jpg
图19.1 工程实例17功能框图

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-7-3 02:54

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表