OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3178|回复: 2

"立碑"现象的成因

[复制链接]

7

主题

11

帖子

0

精华

新手上路

积分
45
金钱
45
注册时间
2016-8-3
在线时间
3 小时
发表于 2016-8-8 10:41:15 | 显示全部楼层 |阅读模式
"立碑"现象发生在CHIP元件(如贴片电容和贴片电阻)的回流焊接过程中,元件体积越小越容易发生。其产生原因是,元件两端焊盘上的锡膏在回流融化时,对元件两个焊接端的表面张力不平衡。具体上海汉赫电子分析有以下7种主要原因:
1) 加热不均匀 回流炉内温度分布不均匀 板面温度分布不均匀
2) 元件的问题 焊接端的外形和尺寸差异大 焊接端的可焊性差异大 元件的重量太轻
3) 基板的材料和厚度 基板材料的导热性差 基板的厚度均匀性差
4) 焊盘的形状和可焊性 焊盘的热容量差异较大 焊盘的可焊性差异较大
5) 锡膏 锡膏中助焊剂的均匀性差或活性差 两个焊盘上的锡膏厚度差异较大 锡膏太厚
印刷精度差,错位严重
6) 预热温度 预热温度太低
7) 贴装精度差,元件偏移严重。

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
61
金钱
61
注册时间
2016-6-27
在线时间
3 小时
发表于 2016-8-9 13:14:48 | 显示全部楼层
你们制程都涵盖哪些方面?
回复 支持 反对

使用道具 举报

7

主题

11

帖子

0

精华

新手上路

积分
45
金钱
45
注册时间
2016-8-3
在线时间
3 小时
 楼主| 发表于 2016-8-9 15:56:05 | 显示全部楼层
飞翔的树叶 发表于 2016-8-9 13:14
你们制程都涵盖哪些方面?

表面贴装技术---上海汉赫电子,贴装领域中的佼佼者,制程涵盖SMT/波峰焊接/AOI/ICT/老化室/喷涂/组装/测试。 1.欢迎致电:13816691297   QQ:2880328228   1112@tang.sh.cn
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-26 07:58

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表