OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7000|回复: 9

控制bldc时,mos管的gate端,出现尖峰脉冲,如何去除?

[复制链接]

67

主题

151

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
446
金钱
446
注册时间
2011-11-15
在线时间
4 小时
发表于 2016-2-23 15:25:05 | 显示全部楼层 |阅读模式
1金钱
控制bldc时,mos管的gate端,出现尖峰脉冲,如何去除?测量电源电压同样有这种脉冲干扰,我已经在电源处增加了3000uf的滤波电容。碰到过这种情况的兄弟,请指点一下。
最后附上驱动电路。


1.jpg

2.jpg

driver.jpg


正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165371
金钱
165371
注册时间
2010-12-1
在线时间
2110 小时
发表于 2016-2-23 23:16:18 | 显示全部楼层
回复

使用道具 举报

67

主题

151

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
446
金钱
446
注册时间
2011-11-15
在线时间
4 小时
 楼主| 发表于 2016-2-24 11:15:36 | 显示全部楼层

恩,是8脚和1脚对地测量的波形
回复

使用道具 举报

14

主题

40

帖子

0

精华

初级会员

Rank: 2

积分
136
金钱
136
注册时间
2013-5-8
在线时间
5 小时
发表于 2016-2-24 21:30:52 | 显示全部楼层
寄生电容过大
回复

使用道具 举报

1

主题

6

帖子

0

精华

新手上路

积分
44
金钱
44
注册时间
2016-2-25
在线时间
9 小时
发表于 2016-2-26 10:03:31 来自手机 | 显示全部楼层
在G和S极之间加上电阻试试
回复

使用道具 举报

1

主题

35

帖子

0

精华

初级会员

Rank: 2

积分
135
金钱
135
注册时间
2015-12-13
在线时间
18 小时
发表于 2016-2-26 10:40:11 | 显示全部楼层
MOS源漏加吸收
回复

使用道具 举报

1

主题

33

帖子

0

精华

初级会员

Rank: 2

积分
169
金钱
169
注册时间
2015-9-4
在线时间
29 小时
发表于 2016-3-8 16:00:07 | 显示全部楼层
加大R7和R10到51R。
回复

使用道具 举报

6

主题

188

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
432
金钱
432
注册时间
2016-1-19
在线时间
38 小时
发表于 2016-3-12 14:07:46 | 显示全部楼层
G极电阻5.1R-51R间调整看看,确定用2个Nmos驱动?上面改Pmos可会更好?
原来你也在这里
回复

使用道具 举报

67

主题

151

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
446
金钱
446
注册时间
2011-11-15
在线时间
4 小时
 楼主| 发表于 2016-5-5 14:43:33 | 显示全部楼层


加吸收应该也行,图简单,MOS源漏只并联一个反向二极管,好多了
回复

使用道具 举报

67

主题

151

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
446
金钱
446
注册时间
2011-11-15
在线时间
4 小时
 楼主| 发表于 2016-5-5 14:44:12 | 显示全部楼层
大雄先生 发表于 2016-3-12 14:07
G极电阻5.1R-51R间调整看看,确定用2个Nmos驱动?上面改Pmos可会更好?

电阻改过,有一些作用,但不大
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-23 18:01

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表