OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5638|回复: 4

TTL反相器基本电路

[复制链接]

13

主题

51

帖子

0

精华

初级会员

Rank: 2

积分
143
金钱
143
注册时间
2014-12-12
在线时间
4 小时
发表于 2015-11-10 17:04:24 | 显示全部楼层 |阅读模式
5金钱
书上说,当输入v1=VIL=0.2V时,T1的发射结导通,其基极电压为vb1=VIL+VBE1=0.9V,该电压作用于T1的集电结和T2、T3的发射结上,所以T2、T3都截止,而T4和D导通,输出为高电平,vo=VOH=VCC-VBE4-VD=3.6V.

红色部分不懂,为什么就作用到T2、T3的发射结上了?(图片请看附件,谢谢!)
TTL反相器基本电路.png

最佳答案

查看完整内容[请看2#楼]

首先这个电路的功能是,输入高电平输出低电平,输入低电平输出高电平。  假设二、三极管的极间压降均为0.7V,三极管Vces=0.3V。 如果输入V1=VIL=0.2V时,Vb1=0.2+0.7=0.9V。那么这个电压作用在T1上可以使bc结导通,作用在T2、T3上却无法使其be结导通,所以T2、T3截止。这时T4导通,所以负载电压=5-0.7-0.7=3.6V,呈高电平态。 如果输入V1是高电平,假设是3.5V,此时Vb1=3.5+0.7=4.2V,这个电压足以使T1的bc ...
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

43

主题

326

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2240
金钱
2240
注册时间
2014-10-20
在线时间
376 小时
发表于 2015-11-10 17:04:25 | 显示全部楼层
首先这个电路的功能是,输入高电平输出低电平,输入低电平输出高电平。 

假设二、三极管的极间压降均为0.7V,三极管Vces=0.3V。
如果输入V1=VIL=0.2V时,Vb1=0.2+0.7=0.9V。那么这个电压作用在T1上可以使bc结导通,作用在T2、T3上却无法使其be结导通,所以T2、T3截止。这时T4导通,所以负载电压=5-0.7-0.7=3.6V,呈高电平态。

如果输入V1是高电平,假设是3.5V,此时Vb1=3.5+0.7=4.2V,这个电压足以使T1的bc结、T2的be结、T3be结同时导通,导通后Vb1电压为0.7+0.7+0.7=2.1V<3.5,所以T1的be结就会截止。Vb4=0.7+0.3=1V,这个1V无法使T4的be结和二极管同时导通,所以负载电压为Vces3=0.3V,呈低电平态。

大概是这样吧……

回复

使用道具 举报

58

主题

6293

帖子

1

精华

资深版主

Rank: 8Rank: 8

积分
11472
金钱
11472
注册时间
2014-4-1
在线时间
1296 小时
发表于 2015-11-10 18:49:13 | 显示全部楼层
如果给T1的C极接个电阻到5v,
然后明白不?
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165371
金钱
165371
注册时间
2010-12-1
在线时间
2110 小时
发表于 2015-11-10 23:28:34 | 显示全部楼层
图片不要发附件.
我是开源电子网www.openedv.com站长,有关站务问题请与我联系。
正点原子STM32开发板购买店铺http://openedv.taobao.com
正点原子官方微信公众平台,点击这里关注“正点原子”
回复

使用道具 举报

13

主题

51

帖子

0

精华

初级会员

Rank: 2

积分
143
金钱
143
注册时间
2014-12-12
在线时间
4 小时
 楼主| 发表于 2015-11-14 13:28:06 | 显示全部楼层
回复【3楼】正点原子:
---------------------------------
照片好几兆,不好传,就没发图片,下次注意!
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-23 12:32

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表