OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 9686|回复: 5

关于RTC时钟精度与晶振问题

[复制链接]

3

主题

8

帖子

0

精华

新手上路

积分
46
金钱
46
注册时间
2015-5-30
在线时间
2 小时
发表于 2015-6-3 20:27:22 | 显示全部楼层 |阅读模式
5金钱
我做RTC时钟,用开发板测试  24个小时几乎不差一秒,为啥自己做的板子3个小时都会差10秒左右。
电路接法是一样的。同样的程序,时钟为啥差别这么大? 是我的32.768的晶振的质量不好???
手头没有10P电容,我用的是22P的  晶振的负载电容影响很大吗?  具体该怎么算?  原子的原理图上的是10P的。。。
布线是尽量靠近芯片,尽量布的等长,尽量短的线?  我看其它帖子说的是要晶振外壳接地,但是开发板上的晶振外壳也没有接地啊。。。
到底都那些因素会影响RTC时钟的精度呢。。。   求大神告知。。。。。。。。。

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

58

主题

6296

帖子

1

精华

资深版主

Rank: 8Rank: 8

积分
11603
金钱
11603
注册时间
2014-4-1
在线时间
1327 小时
发表于 2015-6-3 20:55:44 | 显示全部楼层
数字电路是没有差别的,关键还是时钟的频率有微小的差别。

晶体本身、外加电容、温度等因素,都会有影响。
回复

使用道具 举报

0

主题

18

帖子

0

精华

初级会员

Rank: 2

积分
80
金钱
80
注册时间
2014-10-22
在线时间
15 小时
发表于 2016-7-25 13:18:31 | 显示全部楼层
电容陪陪的问题,那个电容虽然加的而大点小点都可以起振,但是会影响精度的。
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165540
金钱
165540
注册时间
2010-12-1
在线时间
2117 小时
发表于 2016-7-29 23:33:53 | 显示全部楼层
1,晶振本身的稳定度。2,晶振的负载电容也会影响。3,外壳接地也有影响。 从这三方面找问题。
回复

使用道具 举报

36

主题

87

帖子

0

精华

高级会员

Rank: 4

积分
517
金钱
517
注册时间
2015-8-3
在线时间
142 小时
发表于 2017-5-18 15:57:58 | 显示全部楼层
正点原子 发表于 2016-7-29 23:33
1,晶振本身的稳定度。2,晶振的负载电容也会影响。3,外壳接地也有影响。 从这三方面找问题。

原子哥,我RTC RTC.png 用外部高速晶振HSE_128分频之后的时钟作为RTC的输入,同时8M也作为系统运行的时钟,这样并行使用的话,会不会影响精度?
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165540
金钱
165540
注册时间
2010-12-1
在线时间
2117 小时
发表于 2017-5-22 01:17:22 | 显示全部楼层
leadercxn 发表于 2017-5-18 15:57
原子哥,我RTC用外部高速晶振HSE_128分频之后的时钟作为RTC的输入,同时8M也作为系统运行的时钟,这样并 ...

不会,取决于你外部晶振的精度
我是开源电子网www.openedv.com站长,有关站务问题请与我联系。
正点原子STM32开发板购买店铺http://openedv.taobao.com
正点原子官方微信公众平台,点击这里关注“正点原子”
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-8-21 00:39

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表