OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 362|回复: 5

[XILINX] 原子例程中有关FPGA时序约束的疑问

[复制链接]

61

主题

332

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1309
金钱
1309
注册时间
2021-4-28
在线时间
495 小时
发表于 2024-10-19 20:45:39 | 显示全部楼层 |阅读模式
1金钱
在很多正点原子例程中,时序都是红的 在查阅相关资料但是加上一句

可以解决,#--约束一个名为sys clk 50m时钟和由他产生的同源时钟都为异步时钟
set_clock_groups -asynchronous -group [get_clocks sys_clk_i -include_generated_clocks]

我不太理解这个约束 利用外部晶振产生的 不都是同源时钟吗,同源的状态下不应该比异步更好吗

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

61

主题

332

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1309
金钱
1309
注册时间
2021-4-28
在线时间
495 小时
 楼主| 发表于 2024-10-22 16:29:31 | 显示全部楼层
回复

使用道具 举报

61

主题

332

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1309
金钱
1309
注册时间
2021-4-28
在线时间
495 小时
 楼主| 发表于 2024-10-23 16:55:24 | 显示全部楼层

顶顶顶
回复

使用道具 举报

2

主题

136

帖子

0

精华

高级会员

Rank: 4

积分
661
金钱
661
注册时间
2020-4-21
在线时间
85 小时
发表于 2024-10-25 09:39:11 | 显示全部楼层
无法判定两个时钟间相位时,则可以称这两个时钟为异步时钟(asynchronous clocks)。两个来自不同晶振的时钟,一定是异步时钟。通常情况下设计中不同的主时钟肯定是异步时钟,因此可以将这两个主时钟及其衍生时钟约束成不同的时钟组。

对于异步时钟,由于其两个时钟间相位不固定,时序分析的结果定然不确切,因此这部分的分析可以通过设置时钟组约束忽略,但是这并不意味着这部分的设计能工作正常;对于异步时钟间的设计,必须做跨时钟域处理,避免亚稳态的产生
回复

使用道具 举报

61

主题

332

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1309
金钱
1309
注册时间
2021-4-28
在线时间
495 小时
 楼主| 发表于 2024-10-25 21:32:31 | 显示全部楼层
932904676xy 发表于 2024-10-25 09:39
无法判定两个时钟间相位时,则可以称这两个时钟为异步时钟(asynchronous clocks)。两个来自不同晶振的时钟 ...

谢谢回复,你好,约束成不同的时钟组。为什么就是起到了一个忽略的作用呢。明确已经是不同时钟组了 ,对于异步时钟间的设计,不应该更突出警告吗
回复

使用道具 举报

61

主题

332

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1309
金钱
1309
注册时间
2021-4-28
在线时间
495 小时
 楼主| 发表于 2024-10-29 14:56:53 | 显示全部楼层
顶顶顶
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-22 11:22

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表