OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4045|回复: 2

[ALTERA] PLL可编程时钟重配置,实现10MHz-55MHz,步进1MHz

[复制链接]

2

主题

5

帖子

0

精华

新手上路

积分
23
金钱
23
注册时间
2019-11-18
在线时间
3 小时
发表于 2022-6-24 15:22:25 | 显示全部楼层 |阅读模式
6金钱

请教各位大佬一个问题,锁相环PLL重配置时,如何给定M、N、C计数器中low_div和high_div的值,如何判定是否需要旁路使能和奇偶分频?
系统时钟50MHz,实现10MHz-55MHz,步进1MHz的时钟输出

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

2

主题

5

帖子

0

精华

新手上路

积分
23
金钱
23
注册时间
2019-11-18
在线时间
3 小时
 楼主| 发表于 2022-6-24 15:24:29 | 显示全部楼层
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2022-6-27 18:56:04 | 显示全部楼层
这得自己看手册和实际测试了
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 13:35

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表