OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3569|回复: 1

最近关于使用STM32F4的FSMC的一些思考及疑惑点?

[复制链接]

12

主题

30

帖子

0

精华

初级会员

Rank: 2

积分
176
金钱
176
注册时间
2016-10-19
在线时间
52 小时
发表于 2022-2-12 15:08:11 | 显示全部楼层 |阅读模式
3金钱
对于FSMC驱动SRAM大家应该很熟悉,这里有个疑问?通过FSMC往一个地址写数据时,是要执行时序的。也就是需要一定的时间。疑问1:比如程序操作连续向地址A和地址B写入数据,会不会存在向A写数据的时序还没有执行完,然后执行写B地址导致时序阻塞出问题?

疑问2:正在向地址A写数据时,时序还没有执行完。有一个中断产生,中断里面也有通过FSMC操作其他地址写入数据时会不会有冲突?

最佳答案

查看完整内容[请看2#楼]

这个属于硬件总线仲裁了, 从原理上来说, 肯定是B必须等A执行完才会执行的。 保证则是硬件去保证,程序员无需担心这个问题。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165371
金钱
165371
注册时间
2010-12-1
在线时间
2110 小时
发表于 2022-2-12 15:08:12 | 显示全部楼层
这个属于硬件总线仲裁了, 从原理上来说, 肯定是B必须等A执行完才会执行的。  保证则是硬件去保证,程序员无需担心这个问题。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-26 03:46

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表