OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7266|回复: 2

[XILINX] IBUFG功能提问,和直接用CLK有什么区别?

[复制链接]

8

主题

8

帖子

0

精华

初级会员

Rank: 2

积分
72
金钱
72
注册时间
2020-2-10
在线时间
8 小时
发表于 2021-7-9 13:39:07 | 显示全部楼层 |阅读模式
1金钱
超越者FPGA中,第29章,高速ADDA实验的,hs_ad_da.v中,IBUFG #(       .IOSTANDARD("DEFAULT")
    ) IBUFG_inst (
       .O(sys_clk_buff), // Clock buffer output
       .I(sys_clk)  // Clock buffer input (connect directly to top-level port)
    );        
是什么作用?我不用IBUFG,直接连接CLK可以吗?有什么区别?


最佳答案

查看完整内容[请看2#楼]

这个是全局时钟输入缓冲,所有从全局时钟管脚输入的信号必须经过这个原语,只不过如果程序中不写,一般软件会自动加上
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

1979

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5520
金钱
5520
注册时间
2018-10-21
在线时间
1561 小时
发表于 2021-7-9 13:39:08 | 显示全部楼层
这个是全局时钟输入缓冲,所有从全局时钟管脚输入的信号必须经过这个原语,只不过如果程序中不写,一般软件会自动加上
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165186
金钱
165186
注册时间
2010-12-1
在线时间
2106 小时
发表于 2021-7-10 01:54:02 | 显示全部楼层
帮顶
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-3 20:32

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表