OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7860|回复: 1

[XILINX] 想用axi总线转uart模块,uart模块在工作时输出busy信号禁止ps端发送读写请求

[复制链接]

7

主题

17

帖子

0

精华

初级会员

Rank: 2

积分
81
金钱
81
注册时间
2020-6-12
在线时间
15 小时
发表于 2021-6-5 10:23:42 | 显示全部楼层 |阅读模式
1金钱
请求各位哥哥姐姐技术支持
功能需求:ps端不停的读写寄存器,PL端用axi总线转uart,当uart模块在工作的时候会输出一个busy信号,这时候axi总线不能下发数据,必须等待busy信号拉低。
问题描述:ps端一直”写数据“到内存全速运行没有问题,ps端debug单步运行读没问题,但是全速运行”读内存数据“就会卡死,程序不运行,以下是ps端的程序,




axi模块是自己创建的一个axi4 full IP  以下是修改的地方








正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165186
金钱
165186
注册时间
2010-12-1
在线时间
2106 小时
发表于 2021-6-7 01:34:30 | 显示全部楼层
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-3 20:22

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表