OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4577|回复: 3

阿尔法平台上RGB的DCLK 时钟频率问题

[复制链接]

1

主题

1

帖子

0

精华

新手入门

积分
4
金钱
4
注册时间
2020-11-18
在线时间
1 小时
发表于 2020-11-18 13:45:35 | 显示全部楼层 |阅读模式
1金钱
i.MX6 平台上Dot clock在dts里面设置clock-frequency <33200000>,改到<1000000>, 而实际示波器测到DCLK为10MHz的方波,频率无法再改小了。

而小分辨率屏幕的时钟需要频率较低,不能匹配。

如何才能更改这个频率到4-6MHz

请大神们帮忙看下

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165353
金钱
165353
注册时间
2010-12-1
在线时间
2108 小时
发表于 2020-11-19 02:31:18 | 显示全部楼层
回复

使用道具 举报

2

主题

712

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2178
金钱
2178
注册时间
2018-8-27
在线时间
258 小时
发表于 2020-11-19 09:05:50 | 显示全部楼层
帮顶!
回复

使用道具 举报

9

主题

767

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
5274
金钱
5274
注册时间
2019-9-25
在线时间
433 小时
发表于 2020-11-21 09:45:35 | 显示全部楼层
试过了在4.1.15内核设备树改成1MHz,测试出来 的是5MHz,修改设备树无法改低了
想思考的时候,有时还可以用屁股,QQ 1252699831
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-25 19:34

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表