OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3440|回复: 5

FMC操作并行总线遇到的问题

[复制链接]

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
发表于 2020-7-21 10:35:11 | 显示全部楼层 |阅读模式
1金钱
stm32f429单片机,使用FMC操作并行总线。其中地址总线上主设备为f429,从设备为一个fpga和两个存储器,总线经5.1K电阻上拉。
经示波器测试,观察到下面的异常现象:
当读控制信号(低电平宽度200nS)上升沿后,地址线的电平立刻被拉低到0V;再观察数据总线,在读控制信号上升沿后,数据总线立刻就被释放成高阻状态;
我的问题是:正常情况下,读控制信号上升沿后,地址总线要么继续保持之前的电平,要么像数据总线那样进入高阻状态,而不应该是被拉低成低电平(0V)。
这个异常现象会是什么原因导致的?应该怎么解决?望指教,谢谢!



正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165475
金钱
165475
注册时间
2010-12-1
在线时间
2115 小时
发表于 2020-7-22 02:01:40 | 显示全部楼层
回复

使用道具 举报

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
 楼主| 发表于 2020-7-26 09:03:37 | 显示全部楼层
望高手指教
回复

使用道具 举报

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
 楼主| 发表于 2020-8-2 15:43:52 | 显示全部楼层
下周就要开始解决这个问题了,现在还是完全摸不到方向。。希望能有高手提前指点一下,感谢!
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165475
金钱
165475
注册时间
2010-12-1
在线时间
2115 小时
发表于 2020-8-2 23:04:28 | 显示全部楼层
可以分析下我们FMC访问SDRAM的时序/ LCD的时序,对比分析问题。
回复

使用道具 举报

52

主题

147

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
316
金钱
316
注册时间
2019-4-1
在线时间
118 小时
 楼主| 发表于 2020-8-3 15:41:22 | 显示全部楼层
正点原子 发表于 2020-8-2 23:04
可以分析下我们FMC访问SDRAM的时序/ LCD的时序,对比分析问题。

今天用阿波罗开发板测试了一下,地址总线波形是同样的情况。
进一步测试了全部25根地址总线,发现:当读控制信号拉高后,A0~A11将被立刻拉低,A12~A25则会继续保持之前的电平。
看来我的板子没有问题,FMC总线的这个现象是正常的。
地址总线低12位和高13位波形不一样,应该怎么解释呢?
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-4-30 15:47

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表