| 
 
 7559| 3
 
 | 
[ALTERA] ad_clk <= ~ad_clk是怎么实现二分频的??? | 
| 
 
5金钱 
 最佳答案你上面的图片已经示意的很清楚了。假设clk频率50MHz,周期20ns;那么你看示意图,ad_clk高电平是一个clk的时钟周期,为20ns,低电平同样也是一个clk的时钟周期,为20ns,那么ad_clk的时钟周期包含高电平+低电平等于40ns,故周期为25Mhz,不刚好2分频吗 
 | ||
  | ||
  | ||
  | ||
	
	
 
 /1 
|手机版|OpenEdv-开源电子网
( 粤ICP备12000418号-1 )
GMT+8, 2025-11-4 14:02
Powered by OpenEdv-开源电子网
© 2001-2030 OpenEdv-开源电子网