OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6487|回复: 3

[ALTERA] ad_clk <= ~ad_clk是怎么实现二分频的???

[复制链接]

16

主题

37

帖子

0

精华

初级会员

Rank: 2

积分
146
金钱
146
注册时间
2020-5-14
在线时间
35 小时
发表于 2020-7-9 10:26:21 | 显示全部楼层 |阅读模式
5金钱
本帖最后由 zdyzILS 于 2020-7-9 10:33 编辑

做高速AD/DA实验的时候,

请问

//时钟分频(2分频,时钟频率为25Mhz),产生AD时钟
always @(posedge clk or negedge rst_n) begin
    if(rst_n == 1'b0)
        ad_clk <= 1'b0;
    else
        ad_clk <= ~ad_clk;
end  


是怎么实现二分频的??


是clk在上升沿的时候触发ad_clk <= ~ad_clk???

捕获.PNG

那样子的话,岂不是每个上升沿触发后,ad_clk 都取反,那ad_clk 感觉是和clk相反的时钟

ad_clk是咋得到下面的二分频的呢??
百度上查到了一个解释,clk_out=~clk_out的意思是每隔一个clkin的周期对clkout取反,则clkout的周期变成了2倍的clkin周期,这就成功的2分频了。那么,对应到这段代码里,ad_clk是哪来的呢?话说不就是clk弄出来的吗???

clk 和 ad_clk貌似是个同源的东西......咋分频的。。。。

越想越想不通


最佳答案

查看完整内容[请看2#楼]

你上面的图片已经示意的很清楚了。假设clk频率50MHz,周期20ns;那么你看示意图,ad_clk高电平是一个clk的时钟周期,为20ns,低电平同样也是一个clk的时钟周期,为20ns,那么ad_clk的时钟周期包含高电平+低电平等于40ns,故周期为25Mhz,不刚好2分频吗
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2020-7-9 10:26:22 | 显示全部楼层
你上面的图片已经示意的很清楚了。假设clk频率50MHz,周期20ns;那么你看示意图,ad_clk高电平是一个clk的时钟周期,为20ns,低电平同样也是一个clk的时钟周期,为20ns,那么ad_clk的时钟周期包含高电平+低电平等于40ns,故周期为25Mhz,不刚好2分频吗
回复

使用道具 举报

1

主题

89

帖子

0

精华

高级会员

Rank: 4

积分
832
金钱
832
注册时间
2020-6-12
在线时间
300 小时
发表于 2020-7-9 11:12:45 | 显示全部楼层
clk分频出ad_clk  有什么问题么。。 clkin就是clk  clkout就是ad_clk
回复

使用道具 举报

16

主题

37

帖子

0

精华

初级会员

Rank: 2

积分
146
金钱
146
注册时间
2020-5-14
在线时间
35 小时
 楼主| 发表于 2020-7-10 08:29:03 | 显示全部楼层
QinQZ 发表于 2020-7-9 10:26
你上面的图片已经示意的很清楚了。假设clk频率50MHz,周期20ns;那么你看示意图,ad_clk高电平是一个clk的 ...

明白了明白了,这个是算出来的分频信号,我一直以为ad_clk是和clk一样的时钟信号.......
最后才发现,那个是根据上升周期用1和0生成的周期性信号......
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 16:53

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表