OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4783|回复: 2

主频和时钟配置,先切换ccsr时钟,后配置cacrr分频,这样岂不是导致cpu跑在1056Mhz了

[复制链接]

1

主题

3

帖子

0

精华

初级会员

Rank: 2

积分
65
金钱
65
注册时间
2016-7-29
在线时间
14 小时
发表于 2020-5-19 20:46:38 | 显示全部楼层 |阅读模式
1金钱
imx6ull十六章主频和时钟配置,先切换ccsr时钟,后配置cacrr分频,这样岂不是导致cpu跑在1056Mhz了?
65 66行
望赐教
批注 2020-05-19 204559.png

最佳答案

查看完整内容[请看2#楼]

PLL的VCO是可以很高频率的, STM32H7都可以到900多M主频一般来自VCO的分频,所以主频并不能到1000M,不影响的
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165353
金钱
165353
注册时间
2010-12-1
在线时间
2108 小时
发表于 2020-5-19 20:46:39 | 显示全部楼层
PLL的VCO是可以很高频率的, STM32H7都可以到900多M主频一般来自VCO的分频,所以主频并不能到1000M,不影响的
回复

使用道具 举报

1

主题

3

帖子

0

精华

初级会员

Rank: 2

积分
65
金钱
65
注册时间
2016-7-29
在线时间
14 小时
 楼主| 发表于 2020-5-20 09:05:18 | 显示全部楼层
正点原子 发表于 2020-5-19 20:46
PLL的VCO是可以很高频率的, STM32H7都可以到900多M主频一般来自VCO的分频,所以主频并不能到1000M,不影响 ...

还是不理解,文档说 “PLL1能够输出高达1.3 GHz的频率。 请注意,此频率高于最大频率
芯片支持的频率1.0 GHz” 上面的程序意思是先把PLL1设置成了1056M  然后直接把1056M接入到ARM_CLK_ROOT了(因为此时CACRR[ARM_PODF]默认是1分频) 随后程序进行了PLL1的分频
我觉得程序应该先设置分频器再切换时钟源
为什么先切换时钟再分频也能工作呢?真奇怪。。。
批注 1111112020-05-20 090046.png
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-25 11:23

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表