OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7819|回复: 5

[ALTERA] 请教大家:开拓者ip_ram 中的rw_cnt的0位为什么一直是0呢?

[复制链接]

8

主题

55

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
314
金钱
314
注册时间
2017-1-14
在线时间
48 小时
发表于 2020-2-25 21:40:15 | 显示全部楼层 |阅读模式
1金钱
在ip_ram时,为什么rw_cnt计数器的0位一直是0呢?本应是一直加1的哦,是什么原因导致的呢?截图如所示:
1.png
2.png

最佳答案

查看完整内容[请看2#楼]

没有为0呀,你截图里的rw_cnt,不是在14,16,18,20......一直累加吗。之所以每次累加2,可能是因为你代码里的操作是clk_100mhz,而你的SignalTapII采样的时钟是50Mhz
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2020-2-25 21:40:16 | 显示全部楼层
没有为0呀,你截图里的rw_cnt,不是在14,16,18,20......一直累加吗。之所以每次累加2,可能是因为你代码里的操作是clk_100mhz,而你的SignalTapII采样的时钟是50Mhz
回复

使用道具 举报

8

主题

55

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
314
金钱
314
注册时间
2017-1-14
在线时间
48 小时
 楼主| 发表于 2020-2-25 21:41:08 | 显示全部楼层
自已先顶上
回复

使用道具 举报

8

主题

55

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
314
金钱
314
注册时间
2017-1-14
在线时间
48 小时
 楼主| 发表于 2020-2-26 17:49:00 | 显示全部楼层
QinQZ 发表于 2020-2-26 15:30
没有为0呀,你截图里的rw_cnt,不是在14,16,18,20......一直累加吗。之所以每次累加2,可能是因为你代码里 ...

谢谢你的回复!再看下是不是这个时钟问题。另外想问下,SignalTap中出现不了时钟的波形图吗?在SignalTap中把time Unist...设为10ns是不是就对应了100mhz,还是在选时钟时必须是选择clk_100mhz这个,而不是选择clk(50Mhz)
回复

使用道具 举报

8

主题

55

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
314
金钱
314
注册时间
2017-1-14
在线时间
48 小时
 楼主| 发表于 2020-2-26 20:28:46 | 显示全部楼层
QinQZ 发表于 2020-2-25 21:40
没有为0呀,你截图里的rw_cnt,不是在14,16,18,20......一直累加吗。之所以每次累加2,可能是因为你代码里 ...

再次谢谢你!
回复

使用道具 举报

3

主题

2013

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
5618
金钱
5618
注册时间
2018-10-21
在线时间
1591 小时
发表于 2020-2-27 09:00:05 | 显示全部楼层
RAYINGPX 发表于 2020-2-26 17:49
谢谢你的回复!再看下是不是这个时钟问题。另外想问下,SignalTap中出现不了时钟的波形图吗?在SignalTap ...

选哪个作为采样时钟,要看你的信号用哪个时钟操作的。比如你的rw_cnt的触发时钟是clk_100m(posedge clk_100mhz),那你就选clk_100mhz
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-23 13:25

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表