OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6078|回复: 2

[其他] 新手对CPLD和FPGA的选用求助

[复制链接]

6

主题

31

帖子

0

精华

新手上路

积分
43
金钱
43
注册时间
2011-5-17
在线时间
5 小时
发表于 2019-8-15 15:46:00 | 显示全部楼层 |阅读模式
50金钱
现在将手上一个小项目做一下升级,功能是这样的: 一颗M3的芯片接收来自WIFI及蓝牙模块的数据,处理后,将这些数据按特定格式的归零码(时序比较严格)发送出去,类似刷一个单数据线小RGB显示屏,因为只有一条数据线,如果显示屏的像素点越多,刷屏的速度就越慢,想用一个芯片将数据分成几段,多路并行输出,而MCU也不支持多路并行输出,所以想加一个CPLD或FPGA来实现(目前能想到的只有这二种芯片能做到同时多路数据并行输出),如果有其它的方案,那也可以。因为只在学校时接触过CPLD和FPGA,现在对这二种芯片已经没有什么印象了,想在这里请教一下大家,如我说的这个应用,是用FPGA好,还是用CPLD好。我也见过跟我这种类似的应用,他们是用的FPGA,个头挺大的,因为我的板子比较小,放不下这么大个的芯片(看上去应该是144个脚的那种)。我想要的是能实现我说的要求,尺寸尽量小,如LQFP64这样尺寸以下的最好,谢谢大家。

最佳答案

查看完整内容[请看2#楼]

FPGA基本上是100管脚以上的,如何cpld资源能满足,就选CPLD管脚数量也能满足你的需求
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

17

主题

587

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
4467
金钱
4467
注册时间
2013-6-27
在线时间
565 小时
发表于 2019-8-15 15:46:01 | 显示全部楼层
FPGA基本上是100管脚以上的,如何cpld资源能满足,就选CPLD管脚数量也能满足你的需求
让我们的思维驾驭在电的速度之上!
回复

使用道具 举报

2

主题

474

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
6089
金钱
6089
注册时间
2018-6-27
在线时间
525 小时
发表于 2019-10-17 11:42:42 | 显示全部楼层
学习学习,学习学习。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-26 23:05

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表