OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 12260|回复: 12

现在Altium Designer软件功能这么强大,为何现在做出的板子总是要飞线?

[复制链接]

210

主题

318

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1998
金钱
1998
注册时间
2015-10-27
在线时间
216 小时
发表于 2018-2-7 11:36:08 | 显示全部楼层 |阅读模式
1金钱
感觉现在Altium Designer软件功能非常强大,只要原理图正确的话,PCB不应该会少线的,通过这个AD软件应该可以查出哪里连接或未连接基本上软件都能查出来,------------------------------------------但是为何现在公司里做样品时做的板子总是要去外部飞线?这是什么原因所致?

最佳答案

查看完整内容[请看2#楼]

工程师能力,以及电路设计的实际需求。
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165352
金钱
165352
注册时间
2010-12-1
在线时间
2108 小时
发表于 2018-2-7 11:36:09 | 显示全部楼层
工程师能力,以及电路设计的实际需求。
回复

使用道具 举报

11

主题

1041

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
3696
金钱
3696
注册时间
2011-5-23
在线时间
2008 小时
发表于 2018-2-7 11:43:36 | 显示全部楼层
现在的编译器那么利害,为什么写出的程序还总有BUG。。。
RT-Thread RTOS 音频,WIFI,蓝牙
回复

使用道具 举报

6

主题

462

帖子

0

精华

高级会员

Rank: 4

积分
904
金钱
904
注册时间
2017-12-15
在线时间
111 小时
发表于 2018-2-7 11:47:10 | 显示全部楼层
aozima 发表于 2018-2-7 11:43
现在的编译器那么利害,为什么写出的程序还总有BUG。。。

hhhhh神对比。
回复

使用道具 举报

32

主题

284

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1335
金钱
1335
注册时间
2014-3-27
在线时间
352 小时
发表于 2018-2-7 13:50:29 | 显示全部楼层
这种情况大都是硬件设计时,没有熟悉MCU或其它芯片设计要点,(没有从软件角度或没跟相关软件人员及时沟通确认),比如,某些已定义IO引脚与某些外部中断冲突、MCU与外部芯片硬件接口有误,同时没考虑设计冗余及后期(修改)扩展,导致无法用软件来修正时,就只能飞线了。
回复

使用道具 举报

210

主题

318

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1998
金钱
1998
注册时间
2015-10-27
在线时间
216 小时
 楼主| 发表于 2018-2-8 14:33:51 | 显示全部楼层
aozima 发表于 2018-2-7 11:43
现在的编译器那么利害,为什么写出的程序还总有BUG。。。

但是原理图只要正确,那就不应该在PCB里漏线啊,这个软件把飞线连接的这些都是一一对应的,软件的BUG有的是逻辑层的,并不是语法层的BUG。
回复

使用道具 举报

9

主题

162

帖子

0

精华

高级会员

Rank: 4

积分
931
金钱
931
注册时间
2017-3-23
在线时间
255 小时
发表于 2018-2-9 08:49:49 | 显示全部楼层
DRC检查可以检查错误,不知道有么有试过
回复

使用道具 举报

58

主题

6291

帖子

1

精华

资深版主

Rank: 8Rank: 8

积分
11407
金钱
11407
注册时间
2014-4-1
在线时间
1282 小时
发表于 2018-2-9 23:50:29 | 显示全部楼层
lili0231 发表于 2018-2-8 14:33
但是原理图只要正确,那就不应该在PCB里漏线啊,这个软件把飞线连接的这些都是一一对应的,软件的BUG有的 ...


你说的情况,可能是画PCB漏线,
——这个可能性不大,如果有那么画图的该辞退了。

也可能是调试时候,发现了什么问题,或者什么原因需要改线,
——这个是正常情况。一般都要改一两次才能定稿。

回复

使用道具 举报

2

主题

14

帖子

0

精华

新手上路

积分
32
金钱
32
注册时间
2018-5-21
在线时间
6 小时
发表于 2018-9-13 19:16:09 | 显示全部楼层
现在的编译器那么利害,为什么写出的程序还总有BUG。。。
回复

使用道具 举报

0

主题

7

帖子

0

精华

高级会员

Rank: 4

积分
917
金钱
917
注册时间
2018-10-22
在线时间
64 小时
发表于 2019-2-2 13:59:15 | 显示全部楼层
成本考虑或是层数不够!
回复

使用道具 举报

8

主题

569

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2363
金钱
2363
注册时间
2015-5-8
在线时间
320 小时
发表于 2019-2-3 10:58:54 | 显示全部楼层
很多事设计的时候没想到,说白了还是能力问题
回复

使用道具 举报

33

主题

982

帖子

1

精华

论坛元老

Rank: 8Rank: 8

积分
7862
金钱
7862
注册时间
2014-8-13
在线时间
1584 小时
发表于 2019-2-3 11:23:35 | 显示全部楼层
有时候飞线才是正确的选择。飞线并不是什么坏事,做数字电路的时候还好,有一些复杂环境的模拟板卡反而需要一些飞线的。

另外,如果为了躲避飞线,把板子做的复杂无比,各个性能参数都没有留出富余量,板子各项指标都工作在临界点上,反而是给自己找麻烦。
回复

使用道具 举报

0

主题

5

帖子

0

精华

新手入门

积分
16
金钱
16
注册时间
2018-10-27
在线时间
4 小时
发表于 2021-1-13 17:47:21 | 显示全部楼层
aozima 发表于 2018-2-7 11:43
现在的编译器那么利害,为什么写出的程序还总有BUG。。。

回复一步到位
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-24 14:05

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表