OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4010|回复: 6

ADC时钟不超过14MHz的疑问

[复制链接]

42

主题

95

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
456
金钱
456
注册时间
2017-9-8
在线时间
58 小时
发表于 2017-9-19 22:25:19 | 显示全部楼层 |阅读模式
1金钱
我还是不明白为什么时钟不能高于14Mhz?是系统已经设定好的?如果是那为什么就是要14Mhz呢?

最佳答案

查看完整内容[请看2#楼]

因为ADC性能就是那样了。比如你只能长1.7,你总不能隔断自己,塞点东西进去增高吧?
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

530

主题

11万

帖子

34

精华

管理员

Rank: 12Rank: 12Rank: 12

积分
165540
金钱
165540
注册时间
2010-12-1
在线时间
2117 小时
发表于 2017-9-19 22:25:20 | 显示全部楼层
因为ADC性能就是那样了。比如你只能长1.7,你总不能隔断自己,塞点东西进去增高吧?
回复

使用道具 举报

3

主题

35

帖子

0

精华

初级会员

Rank: 2

积分
99
金钱
99
注册时间
2017-8-17
在线时间
23 小时
发表于 2017-9-23 16:55:35 | 显示全部楼层
哈哈    这种时钟频率肯定也是ST官方测试的。超出就测试不精准。所以才会在芯片手册特别标注。
回复

使用道具 举报

42

主题

95

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
456
金钱
456
注册时间
2017-9-8
在线时间
58 小时
 楼主| 发表于 2017-9-23 20:21:20 | 显示全部楼层
stm32sport 发表于 2017-9-23 16:55
哈哈    这种时钟频率肯定也是ST官方测试的。超出就测试不精准。所以才会在芯片手册特别标注。

为何会不准呢   超出后时钟变大  频率变大  应该更准才对呀?
回复

使用道具 举报

2

主题

25

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
332
金钱
332
注册时间
2016-11-3
在线时间
49 小时
发表于 2017-12-29 08:33:43 | 显示全部楼层
15767909146 发表于 2017-9-23 20:21
为何会不准呢   超出后时钟变大  频率变大  应该更准才对呀?

一个人吃两碗饭就已经有十分饱,那你说他能吃下三碗四碗甚至更多饭吗
回复

使用道具 举报

3

主题

35

帖子

0

精华

初级会员

Rank: 2

积分
99
金钱
99
注册时间
2017-8-17
在线时间
23 小时
发表于 2018-1-23 10:35:33 | 显示全部楼层
时钟频率越高  就越可能受到干扰  误差值就会大 。
回复

使用道具 举报

31

主题

265

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
413
金钱
413
注册时间
2018-1-9
在线时间
65 小时
发表于 2018-1-23 14:53:57 | 显示全部楼层
你可以先看一下逐次比较ADC的工作原理。就很容易理解啦!12位的ADC在转换过程中,一次只能确定一个位,也就是最少需要12次比较(对应12个clock)。每次比较所用的时间肯定有最小值,这是硬件限制的。这个最小值对于STM32来说就是1/14M。其他芯片不一样的。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-16 04:10

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表