OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2712|回复: 1

stm32 定时器捕获中的滤波功能,能被滤波滤掉的最大脉冲宽度是多少?

[复制链接]

3

主题

11

帖子

0

精华

新手上路

积分
49
金钱
49
注册时间
2013-5-19
在线时间
5 小时
发表于 2017-3-27 23:11:38 | 显示全部楼层 |阅读模式


有两个设置
第一个设置:
TIM_TimeBaseStructure.TIM_ClockDivision = TIM_CKD_DIV1/4; //设置时钟分割:FDTS = Tck_tim/4
定时器时钟是72m的,  4分割就是用18m的频率去采样。  也就是fdts=18M频率  
第二个设置:

TIM5_ICInitStructure.TIM_ICFilter =0x0f;//  IC1F=1111   配置采样频率   fdts/32,一共采样8次

按我的理解最大能滤掉的脉冲宽度应是: 18M频率/32*8次采样 =4.5us  也就是小于4.5us的脉冲应被滤掉,可我实测也就是1-2us的脉冲能被滤掉,不知道是什么原因?
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

11

帖子

0

精华

新手上路

积分
49
金钱
49
注册时间
2013-5-19
在线时间
5 小时
 楼主| 发表于 2017-3-27 23:12:50 | 显示全部楼层
本来要发悬赏贴的,结果金币都用掉了,只好选分享贴了。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-8-22 22:08

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表