OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3501|回复: 0

位址排線會引入雜訊要怎麼layout或者有相關資料可以參考

[复制链接]

60

主题

409

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2814
金钱
2814
注册时间
2012-10-17
在线时间
653 小时
发表于 2017-1-4 14:00:54 | 显示全部楼层 |阅读模式
10金钱
手上有一個熱影像感測器(120*160),輸出訊號是類比的,真實訊號很小使用16bit ADC (4V) 取平均值上下的8bit來成像 Pixel位址選擇跟memory類似透過感測器的row address pin[7] and column address pin [8]

目前使用STM32F4的TIM+DMA+GPIOE控制感測器位址,被一個奇怪的問題困擾很久了...
GPIOE->OSPEEDR |= 0x00000000;  //如果不加這行影像就會有一堆column fixed pattern
可是用debug mode去看GPIOE->OSPEEDR 預設值本來就是0了

另外的問題是因為板子是疊板的 排線是用連接器連接剛好在板子邊緣
只要手一摸到位址連接器的塑膠殼 整個畫面就都是雜訊了...有人有類似經驗嗎...








正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-26 14:19

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表