OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 2925|回复: 3

PLLCLK = HSE * 7 = 56 MHz,设置PLL倍频时,这个RCC_CFGR_PLLSRC_HSE默认设置怎么查看啊,我查找的是2,可默认设置为8,求解...

[复制链接]

11

主题

53

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
360
金钱
360
注册时间
2016-7-16
在线时间
72 小时
发表于 2016-7-22 17:12:52 | 显示全部楼层 |阅读模式
PLLCLK = HSE * 7 = 56 MHz,设置PLL倍频时,这个RCC_CFGR_PLLSRC_HSE默认设置怎么查看啊,我查找的是2,可默认设置为8,求解啊!
刚接触32,所以问的这问题比较低级,请教啊!
时钟框图.png
时钟框图.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

0

主题

75

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
430
金钱
430
注册时间
2016-3-17
在线时间
95 小时
发表于 2016-7-22 17:25:01 | 显示全部楼层
这个? F12
#define  RCC_CFGR_PLLSRC_HSE                ((uint32_t)0x00010000)        /*!< HSE clock selected as PLL entry clock source */
回复 支持 1 反对 0

使用道具 举报

11

主题

53

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
360
金钱
360
注册时间
2016-7-16
在线时间
72 小时
 楼主| 发表于 2016-7-22 18:45:55 | 显示全部楼层
slsdz 发表于 2016-7-22 17:25
这个? F12
#define  RCC_CFGR_PLLSRC_HSE                ((uint32_t)0x00010000)        /*!< HSE clock  ...

是这个定义,可是STM32中文参考手册中,(0x00010000),这个第16位为1,是HSE时钟作为PLL输入时钟,那个HSE*7为什么等于56MHZ,就是HSE为什么是8呀
回复 支持 反对

使用道具 举报

11

主题

53

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
360
金钱
360
注册时间
2016-7-16
在线时间
72 小时
 楼主| 发表于 2016-7-22 20:35:49 | 显示全部楼层
以解决,HSE在外部的晶振默认为8MHZ。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-10 04:27

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表