OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3733|回复: 1

呼叫原子哥,关于F4开发指南摄像头章节的矛盾问题。

[复制链接]

10

主题

22

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
218
金钱
218
注册时间
2012-7-8
在线时间
45 小时
发表于 2016-6-24 12:50:24 | 显示全部楼层 |阅读模式
在STM32F4库函数开发指南里面,OV260的UXGA时序图40.1.1.6。里VSYNC是低电平的时候读取行数据的。这图和OV2640的datasheet里的是一样的。然后第532页第一段的地方,你又说OV2640默认UXGA输出,输出信号为VSYNC高电平有效。这个不是互相矛盾了吗?用示波器实测得确实是高电平有效,那么是图40.1.1.6错了吗?

UXGA.png
err.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

347

帖子

3

精华

金牌会员

Rank: 6Rank: 6

积分
2078
金钱
2078
注册时间
2014-12-19
在线时间
710 小时
发表于 2016-6-24 13:34:49 | 显示全部楼层
其实我看的时候也有此疑问。感觉Datasheet是画了低电平有效的情形,然后OV2640初始化时默认又是以高电平有效。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-27 14:15

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表