OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5374|回复: 0

对DMA burst transfers疑问

[复制链接]

9

主题

41

帖子

0

精华

新手上路

积分
29
金钱
29
注册时间
2016-3-15
在线时间
33 小时
发表于 2016-3-19 14:14:38 | 显示全部楼层 |阅读模式
9金钱
     看STM32F4 reference manual 中关于DMA的Single and burst transfers一节中有这样的描述“The burst size indicates the number of beats in the burst, not the number of bytes
transferred”,也就是说如果DMA中配置为“DMA_InitStructure.DMA_MemoryBurst = DMA_MemoryBurst_INC8,DMA_InitStructure.DMA_PeripheralBurst = DMA_PeripheralBurst_INC8“,则表示触发一次DMA请求,则外设到内存有八次传输,如果是这样的话,则我有下面的问题:
       一般DMA对于外设都会设为为”DMA_InitStructure.DMA_PeripheralInc = DMA_PeripheralInc_Disable“,也就是说外设的地址在DMA传输的过程中不变,那么触发一次DMA请求,则进行八次传输,这八次传输之间的时间间隔由谁来控制?来避免不会传输重复的数据。

      希望大家给点建议,谢谢了!!!

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-9 13:10

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表