OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5667|回复: 0

Xilinx FPGA入门连载57:FPGA 片内异步FIFO实例之功能仿真

[复制链接]

431

主题

438

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1866
金钱
1866
注册时间
2014-7-19
在线时间
50 小时
发表于 2016-3-16 11:22:55 | 显示全部楼层 |阅读模式
Xilinx FPGA入门连载57FPGA 片内异步FIFO实例之功能仿真
特权同学,版权所有
配套例程和更多资料下载链接:
1.jpg
1 Xilinx库设置
         打开文件夹sp6ex20下的ISE工程。
如图所示,切换到“Design à Simulation”界面。鼠标选中“vtf_sp6.v”文件。
2.jpg
         此时,在“Processer:vtf_sp6”下,选择“SimulateBehavioral Model”,然后点击鼠标右键,弹出菜单中选择“ProcessProperties…”。
3.jpg
         如图所示,确认设置好在安装Modelsim过程中编译好的ISELibrary路径。设定完成后点击“OK”回到ISE主界面。
4.jpg
2 功能仿真
         如图所示,双击“Simulate Behavioral Model”开始仿真。
5.jpg
         接着,Modelsim中我们可以查看读FIFO的波形。

6.jpg

7.jpg
         FIFO操作的规则大体可以归纳如下:
●  写使能信号fifo_wren拉高时,当前的写入数据fifo_wrdb有效,即fifo_wrdb被存储到FIFO中,如测试波形中依次写入的数据ba、bb、bc、bd……。
●  读使能信号fifo_rden拉高时,第2个时钟周期读出数据出现在fifo_rddb有效,如测试波形中依次写入的数据babb、bcbd……。
●  读写数据分别和读写时钟同步。
●  写入数据是8bit位宽,读出数据是16bit位宽,则读出的数据是高8bit代表第一个写入的8bit数据,低8bit代表第二个写入的8bit数据。

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-6-28 23:52

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表