OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3247|回复: 1

SWD调试

[复制链接]

5

主题

12

帖子

0

精华

初级会员

Rank: 2

积分
77
金钱
77
注册时间
2016-1-9
在线时间
18 小时
发表于 2016-1-9 18:47:31 | 显示全部楼层 |阅读模式
      话说由于JTAG调试时使用了14pin的接口,对片子来说也用到了6个口,在片子资源相对紧缺的情况下,使用2线的SWD比较经济,而且能够达到飞快的下载速度。下面楼主就讲讲关于SWD的相关调试。       先关注下楼主的ARM芯片:STM32F103ZET。J-LINK使用的V8版本。用杜邦线连接仿真器和板子的SWD调试口,先连接VCC,GND,JTMS(PA13),JTCK(PA14),使用正点原子的程序测试(程序56综合实验),程序大小为:Program Size: Code=205506 RO-data=88234 RW-data=5628 ZI-data=1104292  ,编译都要等好长时间的~~下载速度调到50M,开始下载,十几秒就可以刷进片子,第一次楼主没有连RESET,愣是报错,没办法只能接上RESET下载, 但是第二次下载时拔掉RESET后,奇迹般的可以下载了。还有楼主至今没搞明白JTAG的那些上拉电阻是做什么用的。还请原子哥出面解答下  @正点原子

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

3

主题

2178

帖子

2

精华

论坛大神

Rank: 7Rank: 7Rank: 7

积分
3323
金钱
3323
注册时间
2013-7-19
在线时间
195 小时
发表于 2016-1-9 19:30:28 | 显示全部楼层
顾名思义,上拉就是把电平拉到高,防止因为传输线质量不好致使电平不稳定
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-6-21 21:47

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表