OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5548|回复: 1

OV2640 的VSYNC引脚输出波形疑问

[复制链接]

65

主题

440

帖子

0

精华

高级会员

Rank: 4

积分
782
金钱
782
注册时间
2012-8-29
在线时间
17 小时
发表于 2015-12-1 15:30:44 | 显示全部楼层 |阅读模式
5金钱
SCCB_WR_Register(0xff, 0x00);//
SCCB_WR_Register(0x05, 0x00);//Bypass DSP
SCCB_WR_Register(0x05, 0x01);//no Bypass DSP

当DSP设置为bypass时,VSYNC一直高电平,
当开启DSP时,VSYNC引脚有正常波形,与手册上面标的一样。请问这是什么问题呢

最佳答案

查看完整内容[请看2#楼]

问题已经解决,由于自己设置了REG32寄存器的bit[7:6]改变PCLK的分频造成的。
人生永远追逐着幻光,但谁把幻光看作幻光,谁便沉入无边的苦海
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

65

主题

440

帖子

0

精华

高级会员

Rank: 4

积分
782
金钱
782
注册时间
2012-8-29
在线时间
17 小时
 楼主| 发表于 2015-12-1 15:30:45 | 显示全部楼层
问题已经解决,由于自己设置了REG32寄存器的bit[7:6]改变PCLK的分频造成的。
人生永远追逐着幻光,但谁把幻光看作幻光,谁便沉入无边的苦海
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-25 18:18

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表