OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 6457|回复: 1

定时器中的预分频系数的疑惑

[复制链接]

30

主题

104

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
244
金钱
244
注册时间
2015-8-9
在线时间
0 小时
发表于 2015-8-24 20:14:07 | 显示全部楼层 |阅读模式
5金钱
看定时器的时候,看到预分频系数非常的迷惑;例如我看的如下两段话:
第一段话:时钟配置: SYSCLK=72MHz。 APB1预分频器的分频系数被配置为 2,不为 1,则 TIM2~TIM7 的时钟 TIMxCLK = (AHB/2)*2 = 72MHz。
第二短话:TIM5 模块入口时钟经过一个预分频器后的时钟才是 TIM5 计数器的时钟(用 CK_CNT表示)。预分频器的系数为: TIMx_PSC ,当 TIMx_PSC=0 时表示不分频,则 TIM5 计数器的时钟用 CK_CNT=模块入口时钟 72Mhz;当 TIMx_PSC=1 时表示 2 分频;
这个预分频系数有很多种吗?怎么第一个当分频系数不为1的时候频率乘以2,而第二个为0的时候不分频,1表示2分频了呢?
实在混乱了,请各位指点一下,帮我梳理梳理,谢谢;我怎么学STM32学的这么慢呢?谢谢

最佳答案

查看完整内容[请看2#楼]

你要仔细看我们视频。。。视频讲解很清晰
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

230

主题

1950

帖子

10

精华

论坛元老

Rank: 8Rank: 8

积分
4562
金钱
4562
注册时间
2010-12-14
在线时间
32 小时
发表于 2015-8-24 20:14:08 | 显示全部楼层
你要仔细看我们视频。。。视频讲解很清晰
我是开源电子网?网站管理员,对网站有任何问题,请与我联系!QQ:389063473Email:389063473@qq.com
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-25 07:48

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表