OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 54|回复: 1

[XILINX] "65.4.3 光口编码模块设计"实验问题求解

[复制链接]

4

主题

6

帖子

0

精华

新手上路

积分
41
金钱
41
注册时间
2023-2-19
在线时间
6 小时
发表于 3 天前 | 显示全部楼层 |阅读模式
1金钱
我在学习该章节的时候,读完源码自己照着实验思路搭建工程,但是在设置FIFO时出了问题;
首先,工程代码:“
//FIFO 16bit 进, 32bit 出。
sfp_tx_2048x16 u_sfp_tx_2048x16 (
.rst (fifo_rst), // input wire rst
.wr_clk (clk_in), // input wire wr_clk
.rd_clk (tx_clk), // input wire rd_clk
.din (data_in_d0), // input wire [15 : 0] din
.wr_en (data_valid_in_d0), // input wire wr_en
.rd_en (fifo_rd_en), // input wire rd_en
.dout (fifo_dout), // output wire [31 : 0] dout
.full ( ), // output wire full
.empty (fifo_empty), // output wire empty
.almost_empty (fifo_almost_empty),// output wire almost_empty
.rd_data_count(rd_data_count) // output wire [10 : 0] rd_data_count
);


设置FIFO,写入数据16位位宽,读出是32位位宽。但是我在设置FIFO的时候发现dout的位宽只能是din的约数,不能是倍数;
比如我设置的FIFO
write  width  16
write depth  16
而read width 只能在2、4、8、16这几个数中选择,无法选择32位,这是为什么?
使用的是VIVADO 2019.1


FIFO设置界面

FIFO设置界面

最佳答案

查看完整内容[请看2#楼]

找到原因了,是深度设置不够
回复

使用道具 举报

4

主题

6

帖子

0

精华

新手上路

积分
41
金钱
41
注册时间
2023-2-19
在线时间
6 小时
 楼主| 发表于 3 天前 | 显示全部楼层
找到原因了,是深度设置不够
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


关闭

原子哥极力推荐上一条 /1 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2026-1-8 22:47

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表