OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 1031|回复: 0

[国产FPGA] 《ATK-DFPGL22G 之FPGA开发指南》第三十六章 双路高速DA实验

[复制链接]

1117

主题

1128

帖子

2

精华

超级版主

Rank: 8Rank: 8

积分
4666
金钱
4666
注册时间
2019-5-8
在线时间
1224 小时
发表于 2023-12-15 14:20:19 | 显示全部楼层 |阅读模式
本帖最后由 正点原子运营 于 2023-12-15 14:20 编辑

第三十六章 双路高速DA实验

1)实验平台:正点原子 ATK-DFPGL22G开发板

2) 章节摘自【正点原子】ATK-DFPGL22G之FPGA开发指南_V1.0


4)全套实验源码+手册+视频下载地址:http://www.openedv.com/docs/boards/fpga/zdyz-PGL22G.html

5)正点原子官方B站:https://space.bilibili.com/394620890

6)FPGA技术交流QQ群:435699340

155537c2odj87vz1z9vj6l.jpg

155537nfqovl2gg9faaol9.png

DAC(Digital to Analog Converter,即数模转换器)是大多数系统中必不可少的组成部件,用于将离散的数字信号转换成连续的模拟信号,它们是连接模电电路和数字电路必不可少的桥梁。在很多场合下, DAC的转换速度甚至直接决定了整个系统的运行速度。本章我们将使用高速DA芯片实现数模转换,产生正弦波模拟电压信号。
本章包括以下几个部分:  
1.1          简介
1.2          实验任务
1.3          硬件设计
1.4          软件设计
1.5          下载验证

1.1 简介
本章我们使用的双路DA模块是正点原子推出的一款双路高速数模转换模块(ATK_DUAL_HS_DA),高速DA转换芯片是由思瑞浦公司生产的3PD5651E芯片。
ATK_HS_AD_DA模块的硬件结构图如下图所示。                          
image001.png
图 36.1.1 ATK_DUAL_HS_DA模块硬件结构图

由上可知,3PD5651E芯片输出的是一对差分电流信号,为了防止受到噪声干扰,电路中接入了低通滤波器,然后通过高性能和高带宽的运放电路,实现差分变单端以及幅度调节等功能,使整个电路性能得到了最大限度的提升,最终输出的模拟电压范围是-5V~+5V。
下面来介绍下这款芯片。
3PD5651E是3PEAK公司(思瑞浦微电子科技股份有限公司)生产的DAC系列数模转换器,具有高性能、低功耗的特点。3PD5651E的数模转换位数为10位,最大转换速度为125MSPS(每秒采样百万次,Million Samples per Second)。
3PD5651E的内部功能框图如下图所示:
image003.png
图 36.1.2 内部功能框图

3PD5651E在时钟(CLOCK)的驱动下工作,内部集成了+1.1V参考电压(+1.10V REF)、运算放大器、电流源(CURRENT SOURCE ARRAY)和锁存器(LATCHES)。两个电流输出端IOUTA和IOUTB为一对差分电流,当输入数据为0(DB9~DB0=10’h000)时,IOUTA的输出电流为0,而IOUTB的输出电流达到最大,最大值的大小跟参考电压有关;当输入数据全为高点平(DB9~DB0=10’h3ff)时,IOUTA的输出电流达到最大,最大值的大小跟参考电压有关,而IOUTB的输出电流为0。
3PD5651E必须在时钟的驱动下才能把数据写入片内的锁存器中,其触发方式为上升沿触发,3PD5651E的时序图如下图所示:
image006.png
图 36.1.3 芯片时序图
image008.png
图 36.1.4 FPGA内部时序
如图 36.1.3中的DBO-DB9和CLOCK是3PD5651E的10位输入数据和为输入时钟,IOUTA和IOUTB为3PD5651E输出的电流信号。由图 36.1.3可知,数据在时钟的上升沿锁存,因此我们可以在时钟的下降沿发送数据,这样使DA芯片在数据的中央采样,保证数据采样的准确性,如图 36.1.4所示。需要注意的是,CLOCK的时钟频率越快,3PD5651E的数模转换速度越快,3PD5651E的时钟频率最快为125Mhz。
IOUTA和IOUTB为3PD5651E输出的一对差分电流信号,通过外部电路低通滤波器与运放电路输出模拟电压信号,电压范围是-5V至+5V之间。当输入数据等于0时,3PD5651E输出的电压值为5V;当输入数据等于10’h3ff时,3PD5651E输出的电压值为-5V。
3PD5651E是一款数字信号转模拟信号的器件,内部没有集成DDS(Direct Digital Synthesizer,直接数字式频率合成器)的功能,但是可以通过控制3PD5651E的输入数据,使其模拟DDS的功能。例如,我们使用3PD5651E输出一个正弦波模拟电压信号,那么我们只需要将3PD5651E的输入数据按照正弦波的波形变化即可,下图为3PD5651E的输入数据和输出电压值按照正弦波变化的波形图。
image010.png
图 36.1.5 3PD5651E正弦波数据(左)、电压值(右)
由上图可知,数据在0至1023之间按照正弦波的波形变化,最终得到的电压也会按照正弦波波形变化,当输入数据重复按照正弦波的波形数据变化时,那么3PD5651E就可以持续不断的输出正弦波的模拟电压波形。需要注意的是,最终得到的3PD5651E的输出电压变化范围由其外部电路决定的,当输入数据为0时,3PD5651E输出+5V的电压;当输入数据为1023时,3PD5651E输出-5V的电压。
由此可以看出,只要输入的数据控制的得当,3PD5651E可以输出任意波形的模拟电压信号,包括正弦波、方波、锯齿波、三角波等波形。

1.2 实验任务
本节实验任务是使用FPGA开发板及双路高速DA扩展模块(ATK_DUAL_HS_DA模块)实现数模转换。首先利用FPGA产生正弦波变化的数字信号,经过DA芯片后转换成模拟信号,然后通过示波器观察模拟信号的波形是否按照正弦波波形变化。

1.3 硬件设计
ATK_DUAL_HS_DA模块由2个型号为3PD5651E 的DA转换芯片组成。3PD5651E的原理图如下图所示。
image011.png
图 36.3.1 芯片原理图
由上图可知,3PD5651E输出的一对差分电流信号先经过滤波器,再经过运放电路得到一个单端的模拟电压信号。图中右侧的RP1为滑动变阻器,可以调节输出的电压范围,推荐通过调节滑动变阻器,使输出的电压范围在-5V至+5V之间,从而达到DA转换芯片的最大转换范围。
ATK_DUAL_HS_DA模块的实物图如下图所示。
image013.png
图 36.3.2 ATK_DUAL_HS_DA模块实物图
本实验中,各端口信号的管脚分配如下表所示。
QQ截图20231215115511.png
表格 36.3.1 双路高速DA转换实验管脚分配

对应的fdc约束语句如下所示:
  1. #时序约束
  2. define_attribute{p:da_clk} {PAP_IO_DIRECTION} {OUTPUT}
  3. define_attribute {p:da_clk} {PAP_IO_LOC} {F17}
  4. define_attribute {p:da_clk} {PAP_IO_VCCIO} {3.3}
  5. define_attribute {p:da_clk} {PAP_IO_STANDARD} {LVCMOS33}
  6. define_attribute {p:da_clk} {PAP_IO_DRIVE} {4}
  7. define_attribute {p:da_clk} {PAP_IO_NONE} {TRUE}
  8. define_attribute {p:da_clk} {PAP_IO_SLEW} {SLOW}
  9. define_attribute {p:da_clk1} {PAP_IO_DIRECTION} {OUTPUT}
  10. define_attribute {p:da_clk1} {PAP_IO_LOC} {H18}
  11. define_attribute {p:da_clk1} {PAP_IO_VCCIO} {3.3}
  12. define_attribute {p:da_clk1} {PAP_IO_STANDARD} {LVCMOS33}
  13. define_attribute {p:da_clk1} {PAP_IO_DRIVE} {4}
  14. define_attribute {p:da_clk1} {PAP_IO_NONE} {TRUE}
  15. define_attribute {p:da_clk1} {PAP_IO_SLEW} {SLOW}
  16. define_attribute {p:sys_clk} {PAP_IO_DIRECTION} {INPUT}
  17. define_attribute {p:sys_clk} {PAP_IO_LOC} {B5}
  18. define_attribute {p:sys_clk} {PAP_IO_VCCIO} {3.3}
  19. define_attribute {p:sys_clk} {PAP_IO_STANDARD} { LVCMOS33}
  20. define_attribute {p:sys_clk} {PAP_IO_NONE} {TRUE}
  21. define_attribute {p:sys_rst_n} {PAP_IO_DIRECTION} {INPUT}
  22. define_attribute {p:sys_rst_n} {PAP_IO_LOC} {G5}
  23. define_attribute {p:sys_rst_n} {PAP_IO_VCCIO} {1.5}
  24. define_attribute {p:sys_rst_n} {PAP_IO_STANDARD} {LVCMOS15}
  25. define_attribute {p:sys_rst_n} {PAP_IO_NONE} {TRUE}
  26. define_attribute {p:da_data[9]} {PAP_IO_DIRECTION} {OUTPUT}
  27. define_attribute {p:da_data[9]} {PAP_IO_LOC} {H16}
  28. define_attribute {p:da_data[9]} {PAP_IO_VCCIO} {3.3}
  29. define_attribute {p:da_data[9]} {PAP_IO_STANDARD} {LVCMOS33}
  30. define_attribute {p:da_data[9]} {PAP_IO_DRIVE} {4}
  31. define_attribute {p:da_data[9]} {PAP_IO_NONE} {TRUE}
  32. define_attribute {p:da_data[9]} {PAP_IO_SLEW} {SLOW}
  33. define_attribute {p:da_data[8]} {PAP_IO_DIRECTION} {OUTPUT}
  34. define_attribute {p:da_data[8]} {PAP_IO_LOC} {F18}
  35. define_attribute {p:da_data[8]} {PAP_IO_VCCIO} {3.3}
  36. define_attribute {p:da_data[8]} {PAP_IO_STANDARD} {LVCMOS33}
  37. define_attribute {p:da_data[8]} {PAP_IO_DRIVE} {4}
  38. define_attribute {p:da_data[8]} {PAP_IO_NONE} {TRUE}
  39. define_attribute {p:da_data[8]} {PAP_IO_SLEW} {SLOW}
  40. define_attribute {p:da_data[7]} {PAP_IO_DIRECTION} {OUTPUT}
  41. define_attribute {p:da_data[7]} {PAP_IO_LOC} {J14}
  42. define_attribute {p:da_data[7]} {PAP_IO_VCCIO} {3.3}
  43. define_attribute {p:da_data[7]} {PAP_IO_STANDARD} {LVCMOS33}
  44. define_attribute {p:da_data[7]} {PAP_IO_DRIVE} {4}
  45. define_attribute {p:da_data[7]} {PAP_IO_NONE} {TRUE}
  46. define_attribute {p:da_data[7]} {PAP_IO_SLEW} {SLOW}
  47. define_attribute {p:da_data[6]} {PAP_IO_DIRECTION} {OUTPUT}
  48. define_attribute {p:da_data[6]} {PAP_IO_LOC} {G17}
  49. define_attribute {p:da_data[6]} {PAP_IO_VCCIO} {3.3}
  50. define_attribute {p:da_data[6]} {PAP_IO_STANDARD} {LVCMOS33}
  51. define_attribute {p:da_data[6]} {PAP_IO_DRIVE} {4}
  52. define_attribute {p:da_data[6]} {PAP_IO_NONE} {TRUE}
  53. define_attribute {p:da_data[6]} {PAP_IO_SLEW} {SLOW}
  54. define_attribute {p:da_data[5]} {PAP_IO_DIRECTION} {OUTPUT}
  55. define_attribute {p:da_data[5]} {PAP_IO_LOC} {J15}
  56. define_attribute {p:da_data[5]} {PAP_IO_VCCIO} {3.3}
  57. define_attribute {p:da_data[5]} {PAP_IO_STANDARD} {LVCMOS33}
  58. define_attribute {p:da_data[5]} {PAP_IO_DRIVE} {4}
  59. define_attribute {p:da_data[5]} {PAP_IO_NONE} {TRUE}
  60. define_attribute {p:da_data[5]} {PAP_IO_SLEW} {SLOW}
  61. define_attribute {p:da_data[4]} {PAP_IO_DIRECTION} {OUTPUT}
  62. define_attribute {p:da_data[4]} {PAP_IO_LOC} {G18}
  63. define_attribute {p:da_data[4]} {PAP_IO_VCCIO} {3.3}
  64. define_attribute {p:da_data[4]} {PAP_IO_STANDARD} {LVCMOS33}
  65. define_attribute {p:da_data[4]} {PAP_IO_DRIVE} {4}
  66. define_attribute {p:da_data[4]} {PAP_IO_NONE} {TRUE}
  67. define_attribute {p:da_data[4]} {PAP_IO_SLEW} {SLOW}
  68. define_attribute {p:da_data[3]} {PAP_IO_DIRECTION} {OUTPUT}
  69. define_attribute {p:da_data[3]} {PAP_IO_LOC} {K15}
  70. define_attribute {p:da_data[3]} {PAP_IO_VCCIO} {3.3}
  71. define_attribute {p:da_data[3]} {PAP_IO_STANDARD} {LVCMOS33}
  72. define_attribute {p:da_data[3]} {PAP_IO_DRIVE} {4}
  73. define_attribute {p:da_data[3]} {PAP_IO_NONE} {TRUE}
  74. define_attribute {p:da_data[3]} {PAP_IO_SLEW} {SLOW}
  75. define_attribute {p:da_data[2]} {PAP_IO_DIRECTION} {OUTPUT}
  76. define_attribute {p:da_data[2]} {PAP_IO_LOC} {H13}
  77. define_attribute {p:da_data[2]} {PAP_IO_VCCIO} {3.3}
  78. define_attribute {p:da_data[2]} {PAP_IO_STANDARD} {LVCMOS33}
  79. define_attribute {p:da_data[2]} {PAP_IO_DRIVE} {4}
  80. define_attribute {p:da_data[2]} {PAP_IO_NONE} {TRUE}
  81. define_attribute {p:da_data[2]} {PAP_IO_SLEW} {SLOW}
  82. define_attribute {p:da_data[1]} {PAP_IO_DIRECTION} {OUTPUT}
  83. define_attribute {p:da_data[1]} {PAP_IO_LOC} {K14}
  84. define_attribute {p:da_data[1]} {PAP_IO_VCCIO} {3.3}
  85. define_attribute {p:da_data[1]} {PAP_IO_STANDARD} {LVCMOS33}
  86. define_attribute {p:da_data[1]} {PAP_IO_DRIVE} {4}
  87. define_attribute {p:da_data[1]} {PAP_IO_NONE} {TRUE}
  88. define_attribute {p:da_data[1]} {PAP_IO_SLEW} {SLOW}
  89. define_attribute {p:da_data[0]} {PAP_IO_DIRECTION} {OUTPUT}
  90. define_attribute {p:da_data[0]} {PAP_IO_LOC} {H14}
  91. define_attribute {p:da_data[0]} {PAP_IO_VCCIO} {3.3}
  92. define_attribute {p:da_data[0]} {PAP_IO_STANDARD} {LVCMOS33}
  93. define_attribute {p:da_data[0]} {PAP_IO_DRIVE} {4}
  94. define_attribute {p:da_data[0]} {PAP_IO_NONE} {TRUE}
  95. define_attribute {p:da_data[0]} {PAP_IO_SLEW} {SLOW}
  96. define_attribute {p:da_data1[9]} {PAP_IO_DIRECTION} {OUTPUT}
  97. define_attribute {p:da_data1[9]} {PAP_IO_LOC} {L17}
  98. define_attribute {p:da_data1[9]} {PAP_IO_VCCIO} {3.3}
  99. define_attribute {p:da_data1[9]} {PAP_IO_STANDARD} {LVCMOS33}
  100. define_attribute {p:da_data1[9]} {PAP_IO_DRIVE} {4}
  101. define_attribute {p:da_data1[9]} {PAP_IO_NONE} {TRUE}
  102. define_attribute {p:da_data1[9]} {PAP_IO_SLEW} {SLOW}
  103. define_attribute {p:da_data1[8]} {PAP_IO_DIRECTION} {OUTPUT}
  104. define_attribute {p:da_data1[8]} {PAP_IO_LOC} {K17}
  105. define_attribute {p:da_data1[8]} {PAP_IO_VCCIO} {3.3}
  106. define_attribute {p:da_data1[8]} {PAP_IO_STANDARD} {LVCMOS33}
  107. define_attribute {p:da_data1[8]} {PAP_IO_DRIVE} {4}
  108. define_attribute {p:da_data1[8]} {PAP_IO_NONE} {TRUE}
  109. define_attribute {p:da_data1[8]} {PAP_IO_SLEW} {SLOW}
  110. define_attribute {p:da_data1[7]} {PAP_IO_DIRECTION} {OUTPUT}
  111. define_attribute {p:da_data1[7]} {PAP_IO_LOC} {L18}
  112. define_attribute {p:da_data1[7]} {PAP_IO_VCCIO} {3.3}
  113. define_attribute {p:da_data1[7]} {PAP_IO_STANDARD} {LVCMOS33}
  114. define_attribute {p:da_data1[7]} {PAP_IO_DRIVE} {4}
  115. define_attribute {p:da_data1[7]} {PAP_IO_NONE} {TRUE}
  116. define_attribute {p:da_data1[7]} {PAP_IO_SLEW} {SLOW}
  117. define_attribute {p:da_data1[6]} {PAP_IO_DIRECTION} {OUTPUT}
  118. define_attribute {p:da_data1[6]} {PAP_IO_LOC} {K18}
  119. define_attribute {p:da_data1[6]} {PAP_IO_VCCIO} {3.3}
  120. define_attribute {p:da_data1[6]} {PAP_IO_STANDARD} {LVCMOS33}
  121. define_attribute {p:da_data1[6]} {PAP_IO_DRIVE} {4}
  122. define_attribute {p:da_data1[6]} {PAP_IO_NONE} {TRUE}
  123. define_attribute {p:da_data1[6]} {PAP_IO_SLEW} {SLOW}
  124. define_attribute {p:da_data1[5]} {PAP_IO_DIRECTION} {OUTPUT}
  125. define_attribute {p:da_data1[5]} {PAP_IO_LOC} {M16}
  126. define_attribute {p:da_data1[5]} {PAP_IO_VCCIO} {3.3}
  127. define_attribute {p:da_data1[5]} {PAP_IO_STANDARD} {LVCMOS33}
  128. define_attribute {p:da_data1[5]} {PAP_IO_DRIVE} {4}
  129. define_attribute {p:da_data1[5]} {PAP_IO_NONE} {TRUE}
  130. define_attribute {p:da_data1[5]} {PAP_IO_SLEW} {SLOW}
  131. define_attribute {p:da_data1[4]} {PAP_IO_DIRECTION} {OUTPUT}
  132. define_attribute {p:da_data1[4]} {PAP_IO_LOC} {L12}
  133. define_attribute {p:da_data1[4]} {PAP_IO_VCCIO} {3.3}
  134. define_attribute {p:da_data1[4]} {PAP_IO_STANDARD} {LVCMOS33}
  135. define_attribute {p:da_data1[4]} {PAP_IO_DRIVE} {4}
  136. define_attribute {p:da_data1[4]} {PAP_IO_NONE} {TRUE}
  137. define_attribute {p:da_data1[4]} {PAP_IO_SLEW} {SLOW}
  138. define_attribute {p:da_data1[3]} {PAP_IO_DIRECTION} {OUTPUT}
  139. define_attribute {p:da_data1[3]} {PAP_IO_LOC} {L16}
  140. define_attribute {p:da_data1[3]} {PAP_IO_VCCIO} {3.3}
  141. define_attribute {p:da_data1[3]} {PAP_IO_STANDARD} {LVCMOS33}
  142. define_attribute {p:da_data1[3]} {PAP_IO_DRIVE} {4}
  143. define_attribute {p:da_data1[3]} {PAP_IO_NONE} {TRUE}
  144. define_attribute {p:da_data1[3]} {PAP_IO_SLEW} {SLOW}
  145. define_attribute {p:da_data1[2]} {PAP_IO_DIRECTION} {OUTPUT}
  146. define_attribute {p:da_data1[2]} {PAP_IO_LOC} {L13}
  147. define_attribute {p:da_data1[2]} {PAP_IO_VCCIO} {3.3}
  148. define_attribute {p:da_data1[2]} {PAP_IO_STANDARD} {LVCMOS33}
  149. define_attribute {p:da_data1[2]} {PAP_IO_DRIVE} {4}
  150. define_attribute {p:da_data1[2]} {PAP_IO_NONE} {TRUE}
  151. define_attribute {p:da_data1[2]} {PAP_IO_SLEW} {SLOW}
  152. define_attribute {p:da_data1[1]} {PAP_IO_DIRECTION} {OUTPUT}
  153. define_attribute {p:da_data1[1]} {PAP_IO_LOC} {M17}
  154. define_attribute {p:da_data1[1]} {PAP_IO_VCCIO} {3.3}
  155. define_attribute {p:da_data1[1]} {PAP_IO_STANDARD} {LVCMOS33}
  156. define_attribute {p:da_data1[1]} {PAP_IO_DRIVE} {4}
  157. define_attribute {p:da_data1[1]} {PAP_IO_NONE} {TRUE}
  158. define_attribute {p:da_data1[1]} {PAP_IO_SLEW} {SLOW}
  159. define_attribute {p:da_data1[0]} {PAP_IO_DIRECTION} {OUTPUT}
  160. define_attribute {p:da_data1[0]} {PAP_IO_LOC} {M14}
  161. define_attribute {p:da_data1[0]} {PAP_IO_VCCIO} {3.3}
  162. define_attribute {p:da_data1[0]} {PAP_IO_STANDARD} {LVCMOS33}
  163. define_attribute {p:da_data1[0]} {PAP_IO_DRIVE} {4}
  164. define_attribute {p:da_data1[0]} {PAP_IO_NONE} {TRUE}
  165. define_attribute {p:da_data1[0]} {PAP_IO_SLEW} {SLOW}
复制代码

1.4 软件设计
根据本章的实验任务,FPGA需要连续输出正弦波波形的数据,才能使3PD5651E连续输出正弦波波形的模拟电压,如果通过编写代码使用三角函数公式运算的方式输出正弦波数据,那么程序设计会变得非常复杂。在工程应用中,一般将正弦波波形数据存储在RAM或者ROM中,由于本次实验并不需要写数据到RAM中,因此我们将正弦波波形数据存储在只读的ROM中,直接读取ROM中的数据发送给DA转换芯片即可。
图 36.4.1是根据本章实验任务画出的系统框图。ROM里面事先存储好了正弦波波形的数据,DA数据发送模块从ROM中读取数据,将数据和时钟送到3PD5651E芯片的输入数据端口和输入时钟端口。
双路高速DA实验的系统框图如图 36.4.1所示:
image016.png
图 36.4.1 双路高速DA系统框图
顶层模块的原理图如下图所示:
image017.png
图 36.4.2 顶层模块原理图
FPGA顶层模块(hs_dual_da)例化了以下三个模块:DA数据发送模块(da_wave_send)、ROM波形存储模块(u_rom)和时钟模块(u_pll)。
DA数据发送模块(da_wave_send):DA数据发送模块输出读ROM地址,将输入的ROM数据发送至DA转换芯片的数据端口。
ROM波形存储模块(u_rom):ROM波形存储模块由PDS软件自带的DRM Based ROM IP核实现,其存储的波形数据可以使用波形转存储文件的上位机来生成。
顶层模块的代码如下:
  1. 1 module hs_dual_da(
  2. 2      input                sys_clk     ,  //系统时钟
  3. 3      input                sys_rst_n   ,  //系统复位,低电平有效   
  4. 4      //DA接口
  5. 5      output               da_clk      ,  //DA采样时钟
  6. 6      output    [9:0      da_data     ,  //DA采样数据
  7. 7      output               da_clk1     ,  //DA采样时钟
  8. 8      output    [9:0       da_data1       //DA采样数据     
  9. 9 );
  10. 10
  11. 11 //wire define
  12. 12 wire      [9:0    rd_addr;              //ROM地址?
  13. 13 wire      [9:0    rd_data;              //ROM数据
  14. 14 wire              clk;
  15. 15 wire              clk_buff;
  16. 16 wire              da_clk_bus;
  17. 17 //*****************************************************
  18. 18 //**                   main code
  19. 19 //*****************************************************  
  20. 20
  21. 21
  22. 22 assign  da_data1 = da_data;
  23. 23 assign da_clk = da_clk_bus;
  24. 24 assign da_clk1 =da_clk_bus;
  25. 25 rom u_rom (
  26. 26  .clk(clk), // input clka
  27. 27  .addr(rd_addr), // input [7 : 0] addra
  28. 28  .rd_data(rd_data) // output [7 : 0] douta
  29. 29 );
  30. 30
  31. 31 pll u_pll
  32. 32   (// Clock in ports
  33. 33     .clkin1(sys_clk),      // IN
  34. 34     //Clock out ports
  35. 35     .clkout0(clk));    // OUT
  36. 36
  37. 37 da_wave_send u_da_wave_send(
  38. 38     .clk         (clk),
  39. 39     .rst_n       (sys_rst_n),
  40. 40     .rd_data     (rd_data),
  41. 41     .rd_addr     (rd_addr),
  42. 42     .da_clk      (da_clk_bus),  
  43. 43     .da_data     (da_data)
  44. 44     );
  45. 45 endmodule
复制代码
在代码的第31至35行例化了时钟模块,倍频出125M时钟给DA芯片采样用。
DA数据发送模块输出的读ROM地址(rd_addr)连接至ROM模块的地址输入端,ROM模块输出的数据(rd_data)连接至DA数据发送模块的数据输入端,从而完成了从ROM中读取数据的功能。
在代码的第25至29行例化了ROM模块,由DRM Based ROM IP核配置生成。
我们在前面说过,ROM中存储的波形数据可以使用上位机波形转DAT软件生成,在这里我们介绍一个简单易用的波形转DAT工具的使用方法,该工具位于开发板所随附的资料“6_软件资料/1_软件/WaveToMem”目录下,双击“WaveToMem_V1.2.exe”运行软件。
接下来我们对软件进行设置,如图 36.4.3所示,这里对软件界面做个简单的介绍。
位宽:波形数据的位宽。由于ATK_DUAL_HS_DA模块的DA芯片数据位宽为10位,因此这里将位宽设成10位。
深度:一个波形周期包含了多少个数据量。这里将深度设置成1024。需要说明的是,在用Block Memory Generator IP核生成ROM时,配置ROM的宽度和深度和上位机设置的位宽和深度保持一致。
波形频率设置:对波形倍频,倍数值越大,最终生成的波形频率越快(频率太高,可能导致波形失真),这里保持默认,即设置成1位。
波形类型:软件支持将正弦波、方波、锯齿波和三角波的波形转换成存储波形格式的文件。
生成文件:软件支持将波形转换成DAT(PDS软件支持的存储格式)和MIF(Quartus软件支持的存储格式)格式文件,这里保持默认,即选中DAT文件格式。
然后点击“一键生成”按钮,在弹出的界面中选择DAT文件的存放路径并输入文件名,这里将DAT文件保存在工程的sources_1\new文件夹下。WaveToMem转换过程中的软件界面如下图所示:
image019.png
图 36.4.3 WaveToMem软件界面
使用Notepad++代码编辑器打开生成的DAT文件后如下图所示:
image021.png
图 36.4.4 DAT文件打开界面
工程中创建了一个单端口ROM,并命名为“rom”,在调用DRM Based ROM IP核时,“Configure”选项也配置如下图所示:
image023.png
图 36.4.5 DRM Based ROM IP核的Configure配置页面
我们将其地址接口位宽设置位8位、数据位宽设置为8位,接下来配置初始化文件,加载刚才修改好的.dat文件。
最后点击“OK”按钮完成IP核的配置。
DA数据发送模块的代码如下:
  1. 1 module da_wave_send(
  2. 2      input                clk         ,  //系统时钟
  3. 3      input                rst_n       ,  //系统复位,低电平有效
  4. 4      
  5. 5      input        [9:0   rd_data     ,  //ROM读出的数据
  6. 6      output  reg  [9:0   rd_addr     ,  //读ROM地址
  7. 7      //DA接口
  8. 8      output               da_clk      ,  //DA驱动时钟
  9. 9      output       [9:0   da_data        //输出给DA的数据
  10. 10     );
  11. 11
  12. 12 //parameter
  13. 13 //频率调节控制
  14. 14 parameter  FREQ_ADJ = 10'd5;  //频率调节,FREQ_ADJ的越大,最终输出的频率越低,范围0~255
  15. 15
  16. 16 //reg define
  17. 17 reg    [9:0   freq_cnt  ;  //频率调节计数器
  18. 18
  19. 19 //*****************************************************
  20. 20 //**                   main code
  21. 21 //*****************************************************
  22. 22 assign  da_clk = clk;        
  23. 23 assign  da_data = rd_data;    //将读到的ROM数据赋值给DA数据端口
  24. 24
  25. 25 //频率调节计数器
  26. 26 always @(posedge clk or negedge rst_n) begin
  27. 27     if(rst_n == 1'b0)
  28. 28         freq_cnt <= 10'd0;
  29. 29     else if(freq_cnt ==FREQ_ADJ)   
  30. 30         freq_cnt <= 10'd0;
  31. 31     else         
  32. 32         freq_cnt <= freq_cnt + 10'd1;
  33. 33 end
  34. 34
  35. 35 //读ROM地址
  36. 36 always @(posedge clk or negedge rst_n) begin
  37. 37     if(rst_n == 1'b0)
  38. 38         rd_addr <= 10'd0;
  39. 39     else begin
  40. 40         if(freq_cnt == FREQ_ADJ)begin
  41. 41             rd_addr <= rd_addr + 10'd1;
  42. 42         end   
  43. 43     end            
  44. 44 end
  45. 45 endmodule
复制代码
在代码的第14行定义了一个参数FREQ_ADJ(频率调节),可以通过控制频率调节参数的大小来控制最终输出正弦波的频率大小,频率调节参数的值越小,正弦波频率越大。频率调节参数调节正弦波频率的方法是通过控制读ROM的速度实现的,频率调节参数越小,freq_cnt计数到频率调节参数值的时间越短,读ROM数据的速度越快,那么正弦波输出频率也就越高;反过来,频率调节参数越大,freq_cnt计数到频率调节参数值的时间越长,读ROM数据的速度越慢,那么正弦波输出频率也就越低。由于freq_cnt计数器的位宽为10位,计数范围是0~1023,所以频率调节参数FREQ_ADJ支持的调节范围是0~1023,可通过修改freq_cnt计数器的位宽来修改FREQ_ADJ支持的调节范围。
WaveToMem软件设置ROM深度为1024,倍频系数为1,而输入时钟为125Mhz,那么一个完整的正弦波周期长度为1024*8ns = 8192ns,当FREQ_ADJ的值为0时,即正弦波的最快输出频率为1s/8192ns(1s = 1000000000ns) ≈ 122.0Khz。当我们把FREQ_ADJ的值设置为5时,一个完整的正弦波周期长度为5120ns*(5+1) =49152ns,频率约为20.35KHz。也可以在WaveToMem软件设置中增加倍频系数或者增加AD的驱动时钟来提高正弦波输出频率。

1.5 下载验证
将双路高速DA模块插入FPGA开发板的扩展口,连接时注意扩展口电源引脚方向和开发板电源引脚方向一致,然后将下载器一端连接电脑,另一端与开发板上对应端口连接,最后连接电源线并打开电源开关。
FPGA开发板硬件连接实物图如下图所示:
image025.png
图 36.5.1 FPGA开发板硬件连接实物图
将工程生成的比特流文件下载到FPGA开发板中后,然后使用示波器测量DA输出通道的波形。首先将示波器带夹子的一端连接到开发板的GND位置(可使用杜邦线连接至开发板上的任一的GND管脚),然后将另一端探针插入双路高速DA模块的DA通道中间的金属圆圈内(注意将红色的保护套拿掉),如图 36.5.2所示。
image028.png
图 36.5.2 DA模拟电压测量孔位
此时观察示波器可以看到正弦波的波形,如果观察不到波形,可查看示波器设置是否正确,可以尝试按下示波器的“AUTO”,再次观察示波器波形。示波器的显示界面如下图所示:
image029.jpg
图 36.5.3 示波器显示界面
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-22 17:29

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表