OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3188|回复: 3

stm32f103 PB3,PB4做普通IO口使用

[复制链接]

2

主题

3

帖子

0

精华

初级会员

Rank: 2

积分
60
金钱
60
注册时间
2017-7-29
在线时间
19 小时
发表于 2022-3-7 16:15:30 | 显示全部楼层 |阅读模式
5金钱

我想要把PB3,PB4,PB5做输入引脚使用,我也禁用了jtag调试了,可是PB4,5能正常使用,能识别到高电平输入,但是PB3就没有现象,一直是低电平,不知道是为什么
我配置的有问题吗,我看大家都是这么配置的。

        RCC_APB2PeriphClockCmd(RCC_APB2Periph_GPIOB, ENABLE);


        RCC_APB2PeriphClockCmd(RCC_APB2Periph_AFIO, ENABLE);
        GPIO_PinRemapConfig(GPIO_Remap_SWJ_JTAGDisable, ENABLE);

        GPIO_InitStructure.GPIO_Pin  = GPIO_Pin_3|GPIO_Pin_4|GPIO_Pin_5;
        GPIO_InitStructure.GPIO_Mode = GPIO_Mode_IPU;
        GPIO_InitStructure.GPIO_Speed = GPIO_Speed_2MHz;
        GPIO_Init(GPIOB, &GPIO_InitStructure);
       

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

2

主题

3

帖子

0

精华

初级会员

Rank: 2

积分
60
金钱
60
注册时间
2017-7-29
在线时间
19 小时
 楼主| 发表于 2022-3-7 16:18:06 | 显示全部楼层
而且感觉PB4的电平也不是很正常,按理说我的输入应该在2.5V左右,但是PB4被拉低到1.7V左右,PB3直接到0.7V了
回复

使用道具 举报

12

主题

3344

帖子

1

精华

论坛元老

Rank: 8Rank: 8

积分
8465
金钱
8465
注册时间
2020-5-11
在线时间
3904 小时
发表于 2022-3-7 16:38:27 | 显示全部楼层
本帖最后由 LcwSwust 于 2022-3-7 16:51 编辑

看着没问题啊,检查外围电路吧,是不是JTAG线还连着?
遇到这种奇怪问题时,我们常用的方法是断开外围电路(比如割断相关线路),示波器测一下看是哪边的问题。

试下这个参数:GPIO_Remap_SWJ_Disable

傲游截图20220307165016.jpg
专治疑难杂症
回复

使用道具 举报

0

主题

54

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
269
金钱
269
注册时间
2019-3-6
在线时间
36 小时
发表于 2022-3-7 17:05:35 | 显示全部楼层
说明外围电路有地方正在拉低这两个脚
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-28 02:59

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表