OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7707|回复: 3

[XILINX] 请问数字电路设计中一个二选一选择器和一个与门哪个延迟大

[复制链接]

172

主题

539

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
3449
金钱
3449
注册时间
2015-10-5
在线时间
492 小时
发表于 2021-7-2 10:11:53 | 显示全部楼层 |阅读模式
1金钱
请问数字电路设计中一个二选一选择器和一个与门哪个延迟大

最佳答案

查看完整内容[请看2#楼]

拿示波器测一下...
认真做好笔记....
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

10

主题

3229

帖子

1

精华

论坛元老

Rank: 8Rank: 8

积分
8074
金钱
8074
注册时间
2020-5-11
在线时间
3574 小时
发表于 2021-7-2 10:11:54 | 显示全部楼层
专治疑难杂症
回复

使用道具 举报

1

主题

385

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1023
金钱
1023
注册时间
2019-9-21
在线时间
269 小时
发表于 2021-7-2 10:26:35 | 显示全部楼层
设计电路尽量选择 CMOS 芯片 。TTL 老器件:二选一选择器 74ls157 、异或门 74ls86 ,157 快一点,差别不大。
回复

使用道具 举报

3

主题

821

帖子

0

精华

论坛元老

Rank: 8Rank: 8

积分
3327
金钱
3327
注册时间
2011-11-10
在线时间
207 小时
发表于 2021-7-2 11:21:40 | 显示全部楼层
理论上与门当然快一些。实际根据制造工艺不同,性能也会有差别。具体需要看器件的规格书。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-3 20:20

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表