OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3613|回复: 2

在一个正常脉冲信号上打耦合,导致信号电压可能超过7V,输入给单片机引脚后无法正常使用,有什么硬件上的方法能解决这个问题呢

[复制链接]

84

主题

766

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
2775
金钱
2775
注册时间
2015-6-1
在线时间
394 小时
发表于 2021-1-5 08:32:28 | 显示全部楼层 |阅读模式
1金钱
加上耦合的脉冲可能会短时间基至长时间出现5-7V的电压,单片机的输入引脚功能上已经无法正常使用,所以现在看来好像只能加些电路上的保护,让它把超过3.3V的都整成3.3V以下,有啥好办法呢?
1、要求原波形不能失真,只是从7V降回3.3V,原有的有效的3.3V不能同步压降成1.几伏。。。有耦合进去的杂波也无所谓,但是得是有效高电平+耦合后仍小于7V。
2、功耗上也有要求,尽量不增加电阻或什么芯片上的功耗。

自在随心
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

12

主题

3387

帖子

1

精华

论坛元老

Rank: 8Rank: 8

积分
8632
金钱
8632
注册时间
2020-5-11
在线时间
4073 小时
发表于 2021-1-5 10:43:55 | 显示全部楼层
专治疑难杂症
回复

使用道具 举报

9

主题

251

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1366
金钱
1366
注册时间
2014-11-25
在线时间
185 小时
发表于 2021-1-5 10:58:37 | 显示全部楼层
本帖最后由 godark 于 2021-1-5 10:59 编辑

减法器
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-5-15 07:37

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表