OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3194|回复: 2

stm32F407 ADC时钟频率设置

[复制链接]

3

主题

13

帖子

0

精华

初级会员

Rank: 2

积分
106
金钱
106
注册时间
2019-8-30
在线时间
31 小时
发表于 2020-2-25 21:56:52 | 显示全部楼层 |阅读模式
2金钱
这里的时钟频率为啥不能超过36Mhz?如果说转换频率是2.4Mhz的话,那么时钟频率应该是不能超过2.4Mhz呀,为什么是36Mhz?

这里的时钟频率为啥不能超过36Mhz?如果说转换频率是2.4Mhz的话,那么时钟频率应该是不能超过2.4Mhz呀,为 ...

这里的时钟频率为啥不能超过36Mhz?如果说转换频率是2.4Mhz的话,那么时钟频率应该是不能超过2.4Mhz呀,为 ...
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

109

主题

5564

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
10566
金钱
10566
注册时间
2017-2-18
在线时间
1913 小时
发表于 2020-2-26 12:07:44 | 显示全部楼层
F4的几个ADC挂载在APB2下
APB2时钟最大84M,ADC的分频系数最小为2,所以ADCCLK最大为42M,但是当ADCCLK超过36M,测量的ADC值是不准的
转换频率不是ADC的时钟频率
回复

使用道具 举报

3

主题

13

帖子

0

精华

初级会员

Rank: 2

积分
106
金钱
106
注册时间
2019-8-30
在线时间
31 小时
 楼主| 发表于 2020-2-26 14:29:33 | 显示全部楼层
peng1554 发表于 2020-2-26 12:07
F4的几个ADC挂载在APB2下
APB2时钟最大84M,ADC的分频系数最小为2,所以ADCCLK最大为42M,但是当ADCCLK超 ...

转换频率和时钟频率有没有什么关系?然后为啥这个时钟频率超过36
M ADC值会不准?
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-5-7 15:06

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表