OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 7027|回复: 4

如图,这个PNP管是如何导通?

[复制链接]

210

主题

318

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1998
金钱
1998
注册时间
2015-10-27
在线时间
216 小时
发表于 2020-1-14 14:27:04 | 显示全部楼层 |阅读模式
1金钱
如图,这里的左边的Q5与右边的Q8这种PNP管是如何实现导通的,我感觉这个Q5的导通回路被D4反向截止了,Q8的路被D6反向截止了?

PNP管如何导通.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

37

主题

595

帖子

0

精华

金牌会员

Rank: 6Rank: 6

积分
1572
金钱
1572
注册时间
2017-7-17
在线时间
308 小时
发表于 2020-1-15 08:42:38 | 显示全部楼层
只有设计者能看明白。
回复

使用道具 举报

36

主题

1263

帖子

1

精华

论坛大神

Rank: 7Rank: 7Rank: 7

积分
1612
金钱
1612
注册时间
2012-6-15
在线时间
39 小时
发表于 2020-1-20 23:54:45 | 显示全部楼层
本帖最后由 aleda303 于 2020-1-21 00:15 编辑

没太看明白这个Q5 三极管的意图。
前后两组差分输出, 但我怎么感觉是这个Q5和Q是画反了呢。。。

这个图最好重新整理下 再研究研究。。。

----------------------------------------------------------------------------------------------------------------------

刚刚重新画了下这个图, 应该它不是反了。  如果反过来,可能会导致类似于短路的额外大电流。
但又不太明白它的作用,推测似乎是通过三极管的c-e漏电流提供一个微弱的上拉电流?有点奇怪。

---------------------------------------------------------------------------------------------------------------------
突然想到可能它的另一个作用,就是Vcc关闭的时候,卸放掉整个电路回路的电流。
回复

使用道具 举报

36

主题

1263

帖子

1

精华

论坛大神

Rank: 7Rank: 7Rank: 7

积分
1612
金钱
1612
注册时间
2012-6-15
在线时间
39 小时
发表于 2020-1-21 00:16:46 | 显示全部楼层
根据上一条,整理下 ,我的推测就是 1 为Q10 提供弱上拉, 2 卸放电源回路
回复

使用道具 举报

0

主题

27

帖子

0

精华

初级会员

Rank: 2

积分
66
金钱
66
注册时间
2018-7-31
在线时间
9 小时
发表于 2020-3-6 09:53:00 | 显示全部楼层
LSI输出信号使Q6和Q9的基极有高电平(具体多少需要结合P5和P4情况),另外Q5和Q8应该是同时会导通
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-2-23 18:29

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表