OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 5749|回复: 7

新人求助: 关于FPGA的VGA模块

[复制链接]

5

主题

13

帖子

0

精华

新手上路

积分
47
金钱
47
注册时间
2019-4-10
在线时间
7 小时
发表于 2019-4-30 14:38:04 | 显示全部楼层 |阅读模式
pixel_xpos 是从0到639 ? 还是1-639?    上面那个 vga_en的assign语句是在143的时候给它赋值1,下面的assign是它在144 开始接受的数据吗?  
对这块有点不懂 ,麻烦大神能够详细解答清楚吗, 谢谢了!!!
)2_(ESE`[$32_~%1NCTPSWA.png
R(C@B7B{%~JZV_@0B5YY3I0.png
NO(`U)TR5G)9PB`))@5YE4D.png
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

5

主题

13

帖子

0

精华

新手上路

积分
47
金钱
47
注册时间
2019-4-10
在线时间
7 小时
 楼主| 发表于 2019-4-30 19:16:26 | 显示全部楼层
本帖最后由 1124717189 于 2019-4-30 21:44 编辑

还有为什么vga方块移动实验 到达右边界的时候为什么不用减1

75]I45)IB5M3XS]B{1_YBXG.png
回复 支持 反对

使用道具 举报

5

主题

13

帖子

0

精华

新手上路

积分
47
金钱
47
注册时间
2019-4-10
在线时间
7 小时
 楼主| 发表于 2019-4-30 19:16:48 | 显示全部楼层
有大佬能帮帮我吗
回复 支持 反对

使用道具 举报

5

主题

13

帖子

0

精华

新手上路

积分
47
金钱
47
注册时间
2019-4-10
在线时间
7 小时
 楼主| 发表于 2019-5-4 15:24:51 | 显示全部楼层
:):):):)
回复 支持 反对

使用道具 举报

9

主题

202

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
839
金钱
839
注册时间
2018-7-29
在线时间
128 小时
发表于 2019-5-5 00:57:17 来自手机 | 显示全部楼层
视频看了吗
回复 支持 反对

使用道具 举报

5

主题

13

帖子

0

精华

新手上路

积分
47
金钱
47
注册时间
2019-4-10
在线时间
7 小时
 楼主| 发表于 2019-5-5 10:39:57 | 显示全部楼层

看了 , 可能自己理解能力太差吧
回复 支持 反对

使用道具 举报

9

主题

202

帖子

0

精华

资深版主

Rank: 8Rank: 8

积分
839
金钱
839
注册时间
2018-7-29
在线时间
128 小时
发表于 2019-5-6 23:51:28 来自手机 | 显示全部楼层
这些问题可以对照着signaltap去理解代码,具体值是多少,数据啥时候赋值的,在signaltap抓下波形图就都看出来了
回复 支持 反对

使用道具 举报

3

主题

11

帖子

0

精华

初级会员

Rank: 2

积分
63
金钱
63
注册时间
2018-11-16
在线时间
8 小时
发表于 2019-5-7 17:38:31 | 显示全部楼层
本帖最后由 rxb128 于 2019-5-7 17:49 编辑

1.pixel_xpos是从0到639,你想,一行总共640个像素,所以自然有640个坐标点。
2.关于assign,我的理解是你不需要考虑时钟,vga_en在143结束,刚变成144的时候赋值1,那么下面的assign也就在143结束的时候开始接收数据,如果是下面是reg,需要时钟上升沿的,那么才是在144结束变成145的时候接收数据。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-10-3 05:31

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表