OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 3631|回复: 2

求助

[复制链接]

9

主题

29

帖子

0

精华

初级会员

Rank: 2

积分
116
金钱
116
注册时间
2017-7-25
在线时间
26 小时
发表于 2018-3-9 12:22:13 | 显示全部楼层 |阅读模式
1金钱
#if defined(STM32F410Tx) || defined(STM32F410Cx) || defined(STM32F410Rx) || defined(STM32F446xx) || defined(STM32F469xx) ||\
    defined(STM32F479xx)
  uint32_t PLLR;       /*!< PLLR: PLL division factor for I2S, SAI, SYSTEM, SPDIFRX clocks.
                            This parameter is only available in STM32F410xx/STM32F446xx/STM32F469xx and STM32F479xx devices.
                            This parameter must be a number between Min_Data = 2 and Max_Data = 7     */
#endif


//正文
第一行最后有个"\"是什么意思?
去掉之后编译就会出错。

最佳答案

正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

9

主题

29

帖子

0

精华

初级会员

Rank: 2

积分
116
金钱
116
注册时间
2017-7-25
在线时间
26 小时
 楼主| 发表于 2018-3-9 12:22:14 | 显示全部楼层
回复

使用道具 举报

6

主题

107

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
373
金钱
373
注册时间
2012-12-30
在线时间
48 小时
发表于 2018-3-9 22:06:51 | 显示全部楼层
连接符,或者叫换行连接符,就是把一行分成多行去写,编译器识别成一行
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2024-11-2 06:30

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表