OpenEdv-开源电子网

 找回密码
 立即注册
正点原子全套STM32/Linux/FPGA开发资料,上千讲STM32视频教程免费下载...
查看: 4714|回复: 0

关于STM32F407的ADC的一些问题

[复制链接]

8

主题

33

帖子

0

精华

中级会员

Rank: 3Rank: 3

积分
414
金钱
414
注册时间
2014-11-15
在线时间
75 小时
发表于 2017-5-23 15:34:37 | 显示全部楼层 |阅读模式
25金钱
先说明一下现状和问题:
目前需要用STM32F407采集两路ADC数据。
SYSCLK = 60M,HCLK = 60M,PCLK2 = 60M,PCLK1 = 15M;
供电准备为1.8V;

问题1:希望采到的两路数据是同相位的(就是同时采集),这个用规则同时模式的双重ADC模式可以实现么?
问题2:假设1能实现的情况下,供电1.8V时,数据采样率能达到多少?(正常供电单ADC情况下,是不是(60M/2)/(3周期 + 12转换周期) = 2M)
问题3:DMA应该采用模式2么?(就是ADC2数据在高位半字节,ADC1在低位半字节) 再问我DMA采用此模式时为啥是交替ADC1 和 ADC2。。。

在你旁边看到的黄昏 美得让人窒息 如此美丽 谨献给我即将逝去的大学四年 fq_2015_2_9
正点原子逻辑分析仪DL16劲爆上市
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



关闭

原子哥极力推荐上一条 /2 下一条

正点原子公众号

QQ|手机版|OpenEdv-开源电子网 ( 粤ICP备12000418号-1 )

GMT+8, 2025-7-18 05:06

Powered by OpenEdv-开源电子网

© 2001-2030 OpenEdv-开源电子网

快速回复 返回顶部 返回列表